自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

caozhaokun的博客

在FPGA领域深根细作

  • 博客(67)
  • 资源 (1)
  • 收藏
  • 关注

原创 [原创] 元器件选型目录-cayden(待续)

【原创】常用元器件(数码管)选型之引脚和极性识别-cayden20221029_CY_store的博客-CSDN博客。3.4 UART转RS485芯片选型。3.5 UART转RS232芯片选型。3.6 USB转RS485芯片选型。3.7 USB转RS232芯片选型。8.6 MIPI-DPHY芯片选型。8.7 MIPI-CPHY芯片选型。3.9 TYPE-C芯片选型。1.2、STM32芯片选型。1.2.1 STM32选型。4.10 电平转换芯片选型。8.4 RGB增强芯片选型。2.4 EEPROM选型。

2022-07-30 12:15:38 767

原创 EEPROM、EPROM、FLASH、SRAM、DRAM、SDRAM的区别

但主要的不同是,FLASH对芯片提供大块或整块的擦除,这就降低了设计的复杂性,它可以不要 EEPROM单元里那个多余的Tansister,所以可以做到高集成度,大容量,另FLASH的浮栅工艺上也不同,写入速度更快。ROM也有很多种,PROM是可编程的ROM,PROM和EPROM(可擦除可编程ROM)两者区别是,PROM是一次性的,也就是软件灌入后,就无法修改了,这种是早期的产品,现在已经不可能使用了,而EPROM是通过紫外光的照射擦出原先的程序,是一种通用的存储器。

2024-05-18 20:51:36 374

转载 Layout高手的必备条件!

另外也只有用这几个工具的人才会经常去做仿真,如果用PADS画板,Hyperlynx也可以做仿真,不过这样做的人比较少,像我们的版主yang。了解PCB制板流程,熟悉常用板材及其介电常数特点,知道常见板面热处理方式,了解层压、钻孔、电镀等主要制程的顺序,了解金手指、开槽、跣槽及拼板等常见制作方式。工具,熟悉操作系统,能进行常用EDA软件的安装与配置。熟练使用规则参数约束设计,设计过单双面及10层以上PCB板,1万pin以上的不少于5块,5000pin以上的不少于10块,不少于两年以上的纯Layout经验。

2024-05-12 07:49:35 4

原创 差分信号的前世今生

网上搜索到一篇简洁文章,描述差分信号,我觉得挺好,和大家一起分享,同时也发表个人的浅浅想法。一、原文摘录所谓差分方式传输,就是发送端在两条信号线上传输的幅值是相等的,相位是相反的电信号,如下图所示:而对于接收端,将会对接收的两条信号做 减法运算,这样就获得了幅值翻倍的信号,其抗干扰原理是:假如两条信号都收到同样的(同向、等幅度)的干扰信号,由于接收端是对接收的两条线信号进行减法处理,因此干扰信号会被基本抵消。

2024-05-11 11:57:41 975

原创 闲话电子设计之100条

设计电路思路特别重要,那么思路又是如何得来的呢?每当我们看到一个比较复杂的电路时,首先想到的是别人是如何把这么复杂的电路设计出来的?为什么我不能?我怎么才能够设计呢?从大的方面讲一般我们分三步走:第一步,先学会看别人的电路;第二步,学会根据自己的需要修改别人的电路;第三步,自己独立设计电路。具体方法如下:其实任何一个复杂的电路都是由一个个小的电路模块组成的。

2024-04-21 18:05:49 898

原创 [技术闲聊]我对电路设计的理解(十二)-电源纹波测试

为什么是20MHz呢,因为过了这个带宽就是噪声范畴,这个范围内噪声很低,可以精确测试出纹波参数,也因为fsw频率不高,5倍的谐波,20MHz完全覆盖。纹波产生的根源,BUCK电路,DC转DC,高电压转换为低电压,因为sw开关频率,不停的开与关,电路里产生纹波。电源测试有多项,譬如负载调整率,电压调整率,纹波测试,瞬态测试等,今天主要想谈谈电源纹波测试。上面的操作就是为了不额外增大纹波,因为上面几条的的反向操作会,感应,耦合,影响到了参数值。第二步,点击"message",弹出的选项里。二、什么是电源纹波?

2024-04-07 11:15:19 122

原创 [技术闲聊]我对电路设计的理解(九)-如何与Layout工程师交互

布线评审通过后,Layout工程师生成Gerber文件、制板需求给厂商,要求厂商出叠层设计文件,因为不同厂商,FR4板是一样的,但是叠层厚度、介质厚度、介电常数是有差异的,需要板厂出实际的数据,可以使用polor9000软件仿真验证。远远没有,还有多件事情等待着,文章题目我对电路设计的理解,电路设计不仅仅是电路模块设计,而是电路设计全流程,这是一整个系统,而不仅仅是其中一个步骤,需要说清楚,也需要弄明白,这是一个系统,一整套系统。

2024-04-06 12:28:21 351

原创 [技术闲聊]我对电路设计的理解(七)-Cadence原理图绘制

之前的章节有讲过AD、PADS、Cadence,以及三者的应用标准,今天再讲讲这一点。如果是学生,可以学习AD软件,因为学校在学习,上手容易,而且即使工作后,如果是电机控制等4层板或以内能够完成的,AD是一款适合的软件,特别是3D,炫酷的很;如果已经毕业进入公司,紧跟公司步伐,公司用哪款,自己就学习哪款,软件功能大同小异,区别点就是操作快捷键和具体功能步骤;

2024-04-06 11:48:38 732

原创 [技术闲聊]我对电路设计的理解(十)-示波器选取

示波器带宽不是说 能够测试信号的频率范围,它是1/5的关系,也就是1.5Gbps带宽的示波器,测试波形无损耗的频率上限是1.5Gbps/5=500MHz,为什么是5倍的关系呢?电路出故障了,要解决问题就需要循证辩药,调试工具有多样,但对于硬件工程师来说,调试时的眼睛必是示波器无疑,波形样式、幅度、频率等都是疑难杂症散发出的信息,捕获流量密码,就能淘到金,下面来聊聊示波器的选型标准。也不一定是5倍关系,泰克的示波器销售员介绍说,他们可以做到1.5倍关系,不过波形会有衰减,就看这种衰减能不能接受。

2024-04-05 23:21:55 518

原创 [技术闲聊]我对电路设计的理解(六)-原理图封装

PCB是实物模样,引脚和实物芯片引脚序号一一对应,外围还有丝印框,表示芯片覆盖区域,避免芯片间出现机构干涉,后面讲机构干涉,这是工程师需要注意点地方,不同芯片高度是不同的,覆盖区域大小事不一样的,丝印框至关重要。原理图封装,是表示元器件有多少个引脚,标注引脚序号和引脚名称,调试时能够识别出引脚功能,测试对应引脚信号波形,确认故障源。原理图封装和PCB封装之间的唯一关联就是 引脚位号,也就是序号1、2、3、4、5、6、7、8。封装库一共有两种,一种是原理图封装库,一种是PCB封装库,如下图所示。

2024-04-05 10:59:21 179

原创 [技术闲聊]我对电路设计的理解(五)-如何获取datasheet

电路设计的前提是明确设计规格,并转化为具体功能,依据功能确定芯片选型范围。元器件选型的前提是了解每一类芯片的功能,界定该芯片是否合适。了解的前提是有datasheet文件可以看。一类,专有网站,下载datasheet文件。D:FindIC采芯网 @

2024-04-05 10:28:08 305

原创 [技术闲聊]我对电路设计的理解(八)-checklist

checklist有很多项设计规则,逐条对应检查已设计电路是否在不合理地方,检查完没有问题,那就万事大吉,如果有不符合设计规则的,立刻整改,这份文件是一份趟过坑后的经验总结,一说一把泪的过往总结,所以重视对待是一点错都没有的。ESD防护器件的功能是防静电干扰,对电路是没有辅助设计功能的,但当有人体静电/机器静电等接触电路板,如果没有防静电器件,瞬间高电压小电流会直接进入电路,引起开关/使能的误触发,诱发电路工作异常,严重的甚至芯片被ko掉。电路设计完成后,需要确认功能完整性,明确是否符合设计规格需求;

2024-04-05 07:51:28 173

原创 [技术闲聊]我对电路设计的理解(四)-datasheet的功效

这一步很难,因为每一种元器件,特性是不一样的,参数名称也是不同的,所以很难用一种放之四海而皆准的标准去量体裁衣,但不外乎电压电流、功率。譬如TVS管,击穿电压VBR、钳位电压VC、反向电压VRWM、峰值正向浪涌电流Ifsm,后面会有专门的章节去讲元器件。datasheet里有Layout的布局布线讲解,PCB封装也是原理和实物印照,在使用时,需要和Layout工程师对接,譬如庖丁解牛,了解牛的结构,知道某一环节需要劈、砍、削、击、顺势,胸有成竹、驾轻就熟。如何了解需要使用的元器件呢?第三步:提取关键信息。

2024-04-04 21:29:39 120

原创 [技术闲聊]我对电路设计的理解(三)-VC工程师

就是介绍这颗芯片具体怎么用(典型应用),如何Layout,怎么订购芯片,有点芯片厂商还做了Demo板,都不需要工程师打板严验证芯片功能,拿来主义,直接测试验证芯片是否符合电路规格要求。虽说山外还有山,但是此刻就在脚下的山巅上,怡然自得都是不过分的,肯定自己的收获,兴奋过后,就要回归现实来,看看眼前的路,想想到底该怎么走。了解了之后,才能更好的运用元器件特性设计电路,稳健的电路设计出来是不容易的,需要细致的心态。硬件电路的核心是芯片,各种芯片组成电路,电路汇成模块,模块拼接为系统,实现系统功能需求。

2024-04-04 21:02:52 213

原创 [技术闲聊]我对电路设计的理解(二)-突飞猛进的第一年

第一年,因为之前是学生,大多数时间学习理论知识,有的人理论掌握的很好,但是第一次完整绘图,第一次绘图能够发包,第一次制板,第一次自己调试电路板,第一次理论和实践紧密相连,这一年学会了这些技能,往后做技术的基础就打下来,一个工程师不会绘制原理图,不会调试,那是不可想象的事情,第一年给往后的基础打下来,余生持续收益。谦虚,是一个不可多得的词汇,因为刚起步,学习的东西很多,需要掌握的知识很多,对新人说的最多的一句话就是:第一年是学习技能突飞猛进的一年,第一年一定要把握好。理想工程师 与 现实工程师。

2024-04-04 20:37:39 326

原创 [技术闲聊]我对电路设计的理解(一)-新人入行

了解到硬件设计人员的一个小疏忽就需要产线在后面变更,而且是一个批次的变更,确实会影响产线的效率和工作安排,后面的电路设计,严谨就是这么来的,真的是蝴蝶效应的案例。新人盆友们刚进公司,一定不要急,看到过多个毕业生进公司,恨不得三两天就学会,很急切,欲速则不达,刚进公司,以了解为主,找人问问产品知识,了解产品线、课室、部门、工作主要内容,工程师做事风格,看看周围的工程师是如何工作的,融入环境是第一步,了解公司和产品是第二步,辅助调试以及跑腿中强化第一步和第二步,不要觉得事情简单,能做好,也是不简单的。

2024-04-04 12:06:03 495

原创 ​NOR Flash霸主地位

我们认为,随着自动驾驶、车联网和新能源汽车的发展,汽车产业对存储器的需求与日俱增,兆易的产品正被越来越多的大客户所认可,未来必将逐步进入高容量车用和工业领域,从而打开公司NOR Flash业务天花板。SLC即单层式存储,一个存储器储存单元可存放1bit的数据,只有0、1两个充电值。2009年之前,飞索是NOR Flash领域当之无愧的霸主,然而其在2009年宣布进入破产保护,三星也从2010年开始不再推出新的NOR Flash,剩下的行业巨头——恒忆的NOR Flash业务也在2010年被美光收购。

2024-04-02 22:52:35 994

原创 Flash的PCB布局布线设计指南

(3) RE、 WE、 DQS 信号串接电阻靠近主控摆放,串阻与主控连接走线距离≤300mil;(4) D0~D7、 RE、 WE 相对于 DQS 做等长,控制≤300mil;(1) NAND 与主控走线间走线≤2000mil;(5) D0~D7 上使用过孔的数量尽量相同;(2)去耦电容均靠近 NAND 摆放;(1) NAND 应靠近主控摆放;(6)务必保证走线参考平面完整;(2) 走线阻抗 50 欧;(7)走线尽量避开高频信号;(3)线间距≥2 倍线宽;

2024-04-02 22:51:26 301

原创 [原创] MOS管选型

MOS管是常用元器件之一,学校出来后,很多人都对BJT感兴趣和熟悉,对MOS的熟悉度相对BJT要少一些,即使工作了两三年,对MOS的理解也还是不多,下面通过对MOS管的一些参数解读,加深对MOS的理解。参数含义:MOS用于A安培级的电流时,需要关注此参数,因为导通电阻会分压,以发热的形式消耗导通电阻的功率,降低转换效率。参数含义:漏极D和源极S之间的额定电流,超过这个电流值,MOS结温过高,直到烧坏。2.7 ESD防护 静电损坏,输入阻抗很大,微小的电流,意味着较大的电压。2.5 Ciss和开关频率。

2024-04-02 22:50:02 244

原创 Flash选型确认

功耗:1.8V供电的Flash功耗要小于3V供电的Flash,宽电压的1.65V~3.6V供电的Flash功耗要小于2.7V~3.6V供电的Flash。供电电压:Nor Flash的供电电压一般分为四种:2.7V~3.6V,2.3V~3.6V、1.65V~2.0V、1.65V~3.6V,电压的选择会考虑系统的供电电压、功耗的因素。需要额外的组件:Nand 闪存需要额外的组件,例如闪存控制器,以与微控制器接口,增加了系统的成本和复杂性。写入速度快:Nand Flash写入速度快,适合需要频繁写入的应用。

2024-04-02 22:42:51 748

原创 [选型必备基础信息] 存储器

2. 第二种是内置于CMOS芯片146818的电路中,内部有128字节小容量的SRAM存储芯片,用于存储我们设置的配置数据,也有用于加速单片机CPU内部数据的传递,从80486CPU开始,基本上CPU内部会将SRAM设计进去作为高速缓存,SRAM存储芯片在读取数据上速度比较快,不需要刷新电路,目前在市场上,价格相对其他的DRAM还是高了点,主要用于高要求的行业中的应用,同步SRAM存储芯片在传统上的应用是搜索引擎,用于对算法的实现,长时间来这也是SRAM存储芯片在网络的主要作用。

2024-04-02 22:41:51 895

转载 NOR Flash的过往历史

当他拿着他的样品参加当年的IEEE大会的时候,NOR Flash引起了轰动,以至于当他回到日本后,他的老板总是被Intel打来的要样品电话骚扰。Flash市场迅速扩张,在90年代末期就达到数百亿美金的市场规模,Intel是这个市场的霸主,而东芝公司只享有很小的份额(NAND,NOR几乎没有)。富士雄觉得自己的贡献被东芝公司抹杀了,他愤然于2006年起诉了公司,并索要10亿日元的补偿。无疑富士雄是个英雄,有人说应该颁给他诺贝儿奖,他也是我还可以记得名字的发明人之一,而其他的很多技术发明人却泯然众人矣。

2024-03-30 17:16:40 23

原创 eMMC存储器的基础知识、选型和应用

eMMC对外的协议和SD卡、TF卡的协议是一致的。根据字面意思,翻译为。3、eMMC的选型参数。

2024-03-30 17:02:46 238

原创 [技术笔记] Flash选型之基础知识&芯片分类

4)启动方式不同,NAND Flash在启动时 ,需要NAND Flash 先从NAND Flash存储的前4Kb数据自动拷贝到片内SRAM,处理器再从SRAM的地址0开始读取数据。4)启动方式不同,NOR Flash在启动时 ,处理器直接从地址0开始读取数据,因为支持XIP,所以代码可以直接在NOR flash上执行,无需复制到内部内存SRAM。NOR 发生位交换(1bit位数据会发生反转)的次数,低于NAND Flash,所以,NAND Flash需要采用ECC错误修正算法/EDC错误探测算法。

2024-03-30 16:22:23 1229

转载 (转载)STM32代码移植到GD32上时SPI部分出现的问题

再题外话:我在读SPI的数据时用的时DMA来传输的,从外设到内存。这样配在STM32上是能读到数据的,但在GD32上无法读到数据,这就是SPI出bug的地方。说明一下,我的GD32只读数据所以只配了三根线,CS、时钟线、MISO线,我把这三根线都配成浮空输入就是对的,数据正常读。问题:同样的代码在STM32上运行SPI读数据没有任何问题,但是修改芯片后移植到GD32上就出现SPI读不到数据的问题.题外话,一开始在网上查了好多资料,有80%的帖子都是搬运别人的,内容一模一样我也是服了。特别注意标红的这一块!

2024-03-14 15:12:32 112

转载 (转载)一个优秀的硬件工程师应该考虑哪些问题

虽然说设计成本60%也取决于主要芯片的价格,但是剩下的阻容感,二极管,三极管,保护器件,接口器件,逻辑芯片,逻辑功能,小芯片,电源电路全都是HW做主了,当然有参考设计,不过一般来说参考设计为了更好体现芯片的良好性能,一般会选用比较贵的,性能更好的器件,这就要结合公司的器件库进行取舍了。对于参考设计,我感觉最有用的地方主要是供电电路,退耦滤波电路以及Layout设计,至于总线连接,复位电路,时钟电路,接口电路等等,一般来说都需要根据公司器件库,设计案例以及业界主流器件/方案进行修改。风险最大的器件是什么?

2024-03-13 08:35:36 22

原创 [技术笔记] 电源芯片输出端的纹波测试

网上有很多文章讲解,电源芯片的纹波测试,原理图各种讲解,理论有余,实质性测试细节不够细致,想写一些测试步骤,作为分享和记录。1.2 探头按钮推到X1(代表波形不加倍),示波器设置探头X1。4、调整时基旋钮,再调整垂直旋钮,波形放置到示波器正中间位置。3、探头接地环接到电容的GND,探头接到电容正电压端。2、接好电路板,留出引脚线,方便示波器探头接触。接地环的好处,减小引入外接干扰,因为足够短小。1.3 示波器带宽由全带宽设置为20M带宽。1.5 去除接地线,更换为 接地环。5、读取峰峰值,记录参数。

2023-12-09 21:03:16 498

原创 [技术笔记] FPGA的JTAG烧录不稳定或烧录失败原因分析

5、下载线断了,如果之前用过,仅接了当前设备,结果调试不了;可能之前就接触不良,因为弯折角度问题,导致没发现问题,更新新的设备,反着弯折或者弯折过大,导致接触不良几率增大。4、JTAG的定义弄错:A:封装的第1引脚错误;B:原理图封装的引脚和线序错误;C:原理图和PCB图的封装引脚错位。打板回来常会出现烧录不良,这是一个技术活,需要调试,如果烧录不过关,一切白搭。2、FPGA的JTAg引脚,焊接短路。7、TMS/TCK的引脚信号质量差。3、上拉电阻和下拉电阻,焊接错误。1、ESD防护器件焊接不良;

2023-12-05 19:19:53 2436

原创 [原创] FPGA级联之JTAG烧录

根据客户产品需求,需要评估并转换出设计方案,公司对于产品成本的敏感,一片大容量芯片是足够了,但是价格高,两片芯片价格叠加低于一片大容量FPGA芯片,自然双芯片处理就成为了首选。电路是有差别的,需要查看datasheet,在文档里有提示,下面是图片,可以借鉴。不同点:需要增加器件文件两次,因为是双FPGA,即使程序内容一致,也是两次。FPGA级联烧录 和 单颗FPGA烧录方式是否有区别?烧录电路是否有区别?如果有疑问,QQ:227768816,欢迎探讨。1、烧录方式是否有区别?2、烧录电路是否有区别?

2023-12-05 18:19:31 749

原创 [原创]Cadence17.4,win64系统,构建CIS库

2、文件地址C:\ProgramData\Microsoft\Windows\Start Menu\Programs\Administrative Tools,找到文件ODBC 数据源(64 位)1)文件地址:C:\Cadence\Cadence\SPB_17.4\tools\capture\samples(软件的安装地址)1)创建Access数据的ODBC数据源时没有Access数据源驱动器(适合Win10,32bit系统)问题1、创建Access数据的ODBC数据源时没有Access数据源驱动器。

2023-11-05 21:47:56 1198

原创 (原创)视频图像接口之eDP

侦测功能,侦测屏幕是否连接,通常是悬空,在FPGA/X86和屏幕之间外接BUF芯片,增强、均衡信号,使得信号能够传输的更远,BUF的HPD输入端位置(屏端接入)会内置下拉电阻;视频图像接口有多种,eDP、DP、LVDS、CPHY、DPHY、HDMI、V-BY-ONE、QSPI、RGB等等,今天主要讲eDP视频接口。图像清晰意味着3个参数都在提升,分辨率、色彩深度、刷新率,单一因素的提升,图像不一定清晰度提升,如果参数都提示,图像显示必然清晰。硬件层面有3组引脚类型:数据引脚、HPD、AUX。

2023-09-30 15:19:37 1790

转载 FPGA下载器驱动的安装

以上就是Quartus、modelsim安装,以及器件配置和USB Blaster更新,工程量较大,请耐心安装。第一次使用USB-Blaster的时候,在其他设备可能会出现驱动不正常的情况。如果没有在其他选项找到USB-Blaster,可以去查看搜索。注:根据自己Quartus安装路径选择,如:E:\intelFPGA\18.1\quartus\drivers\usb-blaster。如果驱动已经更新,安装就到此结束,如果驱动没有更新,继续往下做。选择选项二,启动Quartus 18.1 Lite。

2023-03-07 22:44:53 1842

转载 Quartus和ModelSim软件关联

QuartusII_18.1 和 ModelSim_10.5b 软件的关联Altera 自身在仿真领域做的并不是很好,所以 Quartus 软件兼容 Mentor 公司的ModelSim 仿真软件,并且可以在 Quartus II 内部进行路径设置然后将其关联到一起,当做好仿真设置就可以直接在 QuartusII 中打开 ModelSim,这个功能是非常人性化的。具体的设置如下:1.如下图所示:打开QuartusII软件选择菜单栏“Tools”下的“Options”选项:2.如下图所示:在弹出的对话框中

2023-03-07 22:35:03 1708

原创 【选型】FPGA选型技巧

依据项目经理开出的规格书,开发的第一步,当然是选择一片符合设计需求的FPGA芯片。第一步:选定器件特色操作:第一个关注的应该是FPGA器件的专用资源。1、高速BANK的引脚若需要高速接口,需要多少个通道,各个通道需要的最高收发速度是多少。2、18*18的乘法器若需要实现运算量较大的算法模块时,则要求FPGA器件需要有大量的DSP模块,并拥有足够多的RAM块来配合这些DSP模块。3、PLL锁相环数量4、IP核包括两方面:一是芯片厂家的IP核的丰富性,如果提供足够多的IP核,覆盖我们的设计,当然是最好不过的;R

2022-12-04 21:11:45 1093

原创 【原创】常用元器件(数码管)选型之引脚和极性识别-cayden20221029

使用直流电源,设置2V-3V,负极接数码管的中间位置(共有两行,任意一行中间位置。因为这两行的中间位置是共通的),电流依据选择数码管的大小二不同,红色表笔分别接触不同的引脚。使用数字万用表的二极管档位(模拟万用表已经很少见了,如果使用模拟万用表,打到电阻*10档位),黑色表笔接数码管任意一行中间位置,红色表笔分别接触不同的引脚。2、a、b、c、d、e、f、g、DP的判定(a。还有一款数码管,型号已经模糊看不到,测试每段电流28mA(当电压2.5V时)5161AH数码管的每段电流8mA,DP小点的电流略低。

2022-10-29 11:57:03 2797

原创 【原创】常用元器件(电阻)选型之E系列阻值列表

阻值规律是为了了解阻值阻值是怎么来的,经常性计算不太可能,毕竟太耗时间,直接罗列出E24、E48、E96系列的阻值,作为工具文档,选型阻值时使用,列表如下:1.02.03.97.51.12.24.38.21.22.44.79.11.32.75.11.53.05.61.63.36.21.83.66.81.001.782.874.878.251.051.873.015.118.661.101.913.165.369.091.15。

2022-09-10 21:20:58 937

原创 【原创】常用元器件(电阻)选型之阻值识别

电阻的阻值很多,在电阻本里还知道是哪一个电阻,焊接在电路板上后阻值就不清楚了,很多1年期的硬件工程师,还是不能利索的识读出阻值,这是基本功,需要掌握。插件电阻这一块就不细说了,贴一张图,自己识别,很简单,就是色环,当然网上有很多色环小软件,辅助识别,还是很不错的。如下图:103的阻值 = 10(基本数值)* 10^3(次方)前两位表示基本数值,后1位是10的次方。2.2 ±5%电阻精度的识读方法。本篇文章的主题是:贴片阻值识别。不作商业使用,仅供个人学习。一、插件电阻的阻值识读。二、贴片电阻的阻值识读。

2022-09-10 20:10:04 1010

原创 【原创】常用元器件(电阻)选型之阻值有多少

如果是新电路,没有使用过,就需要自己计算阻值或者通过仿真获取阻值,但是因为工艺问题,阻值是有规定的,不是想要什么电阻就有什么电阻,所以,第一步,明确有哪些阻值可以选择。网上关于电阻方面的基础知识很多,公众号里有,知乎里有,电子论坛里也有,文字多,很详细,此处仅选择电路设计中,最精华最需要掌握的信息进行记录与分享。电路设计时需要选择阻值,一般是选用模块库,已经有现成的电路,电阻已经选择好,主体信息阻值、封装、精度,观看模块电路图,信息一目了然。因精度0.95%,所以跳过1.9。4.6%,所以跳过1.4。

2022-09-10 19:14:34 469

原创 [读后感-Cayden原创] 读《1-2年纪,塑造孩子一生的关键》有感

小学1、2年级的孩子身上会出现各种问题,就像歪歪斜斜的枝杈,如果想要孩子生长的更直、更高,需要适时的修剪一些杂乱无章的枝杈,此时孩子生长力非常旺盛,小枝条还没有长成,才刚萌芽,修正后不会影响到小树的生产发育,一旦成年了,就不能随意修剪,因为枝杈已经长成且也已形成新的小枝杈。这是源于幼年时期的情绪压抑,内在的孩子是压抑的,屈服于父母的威压下,成年后面对自己的界限被侵犯,想到的就是如同幼年时期的憋闷处理方法一致 隐忍。就加积分,不同积分等级,不同愿望等级,孩子乐此不疲,后来对数学也有兴趣,看到明显进步。...

2022-08-28 12:25:52 150

转载 [转载-Cayden推荐-好文章]PCB中,过孔的载流能力是多少?

输入参数的标准值,如过孔的高度和电镀厚度,可在帮助部分找到。当温度变化10℃时,较粗的走线比细的走线能更有效地处理电流的突然变化(如前面等式中所述,温度的变化会导致电流的变化)。改变任意两个参数,我们可以获得给定迹线厚度的第三个参数的值。IPC-2221B 在一系列图表中确定了没有多层板时 PCB 的温升、走线中的电流和走线截面积之间的联系。它有助于根据所需的额定电流和允许的环境温升来确定适当尺寸的内部和外部导体。在 PCB 设计的一开始就采取适当的测量来控制通孔的载流能力,以确保适当的功能和性能。....

2022-08-27 21:15:23 2130

技术闲聊我对电路设计的理解(四)

LM317

2024-04-04

12864tupian.zip

讲述LCD12684显示图片,从初始化-busy检查-读写指令和数据-显示图片,详细的操作和注释,方便理解

2019-09-27

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除