后CRC源(Post_CRC_Source)约束指定CRC值的源
当配置逻辑CRC错误检测功能用于通知任何
配置存储器的可能更改。此功能仅在7系列中受支持
FPGA。有关更多信息,请参阅7系列FPGA配置用户指南(UG470)
[参考文献1]。
提示:或者,Xilinx建议对所有人使用Xilinx软错误缓解(SEM)IP
建筑。该IP自动化了单事件翻转(SEU)检测和
修正。有关更多信息,请参阅软错误缓解控制器LogiCORE IP产品
指南(PG036)[参考28]。
此属性仅在POST_CRC设置为ENABLE时适用。启用POST_CRC
属性控制比特流中预先计算的CRC值的生成。作为
加载配置数据帧后,设备计算循环冗余校验
(CRC)值。
架构支持
7系列FPGA。
适用对象
•设计(当前设计)
°当前实施的设计。
价值观
•PRE_COMPUTED:从比特流中确定预期的CRC值(默认值)。
•FIRST_REDBACK:从第一次回读过程中提取实际的CRC值,用于
与未来的回读迭代进行比较。
XDC Syntax
set_property POST_CRC_SOURCE FIRST_READBACK | PRE_COMPUTED [current_design]
XDC Syntax Example
set_property POST_CRC_SOURCE PRE_COMPUTED [current_design]