ARM CPU 设计(2)--单周期处理器分析

上图时LDR指令经过的关键路径(最长路径),部分经过的较短路径没有标出来。

时钟周期为:

Tc= Tpc+Tmem+Tdec+max[Tmux+Trfread,Text+Tmux]+Talu+Tmem+Tmux+Trfsetup

绝大多数情况,ALU、存储器和寄存器文件消耗时间比其他组合逻辑大得多,上述公式简化为:

Tc= Tpc+Tmem+Tdec+Tmux+Trfread+Talu+Tmem+Tmux+Trfsetup
  = Tpc+2*Tmem+Tdec+2*Tmux+Trfread+Talu+Trfsetup

缺点:

1、需要单独的存储器用于存指令和数据,因为要同时访问

2、LDR指令为最慢的时钟周期指令,拖慢整个设计的时钟频率

3、需要三个加法器,一个位于ALU,两个位于PC。

在后面的文章中我们尝试进行多周期处理器设计。

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值