SignalTap嵌入式逻辑分析仪使用分析

ALTERA公司的集成开发环境Quartus II自带的嵌入式逻辑分析仪SignalTap给使用者带来很大的方便,SignalTap为使用者提供了实时观察FPGA数据的窗口,给FPGA开发人员的调试带来了便捷。

在SignalTap里有2个设置点比较关键,采集时钟(clock)与样点深度(sample depth),采样时钟是SignalTap的采样时钟,样点深度是SignalTap一屏有多少个样本点。

举例说明:

ADC采样率为8KSPS,ADC要采集的波形为100Hz的正弦波,则每个正弦波含有 8K/100 = 80个样点;若SignalTap的采样时钟设置为8K,采样深度设置为4K,那么SignalTap一屏有4K个样点,而4K个样点覆盖的时间长度为 (1/8K) *4K = 0.5s,那么如果波形在SignalTap里正常显示的话,一屏应该含有 0.5s / (1/100Hz) = 50个正弦波。


  • 5
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值