LPDDR5信号完整性研究

LPDDR5信号完整性研究

【下载地址】LPDDR5信号完整性研究 LPDDR5信号完整性研究本文介绍了使用1抽头DFE(判决反馈均衡)的LPDDR5 SoC DRAM PoP(封装在封装上)系统的SI(信号完整性)分析 【下载地址】LPDDR5信号完整性研究 项目地址: https://gitcode.com/Open-source-documentation-tutorial/f9baf

本文介绍了使用1抽头DFE(判决反馈均衡)的LPDDR5 SoC DRAM PoP(封装在封装上)系统的SI(信号完整性)分析。系统以6.4 Gbps的速度运行,SS拐角处为0.47V VDDQ。DFE减轻了基于反射的ISI,并提高了眼睛孔径。DFE已广泛应用于串行差分接口,如USBSS和PCIe,但其在LPDDR5并行单端接口中的应用是新的,并提出了独特的挑战,因为JEDEC标准六边形眼罩定义了两种定时规范,即@Vref+/-0mV和@Vref+/-50mV。Vref是用于测量眼睛张开度的眼睛中心中的参考电压。根据所分析的信道,在写入期间,最佳的1抽头DFE反馈权重为约5mV,这在Vref+/-50mV时提高了眼孔径,而不会降低Vref+/-0mV时的眼孔径。进一步增加反馈权重会导致过度均衡,导致在Vref+/-0mV时的眼睛孔径减小,即使在Vref+/-50mV时眼睛孔径仍在增加。

资源文件

  • 文件名: LPDDR5信号完整性研究.pdf
  • 描述: 本文详细分析了LPDDR5系统中使用1抽头DFE的信号完整性问题,并探讨了DFE在不同定时规范下的表现。

主要内容

  1. 系统概述: 介绍了LPDDR5 SoC DRAM PoP系统的基本配置和运行速度。
  2. DFE的应用: 讨论了DFE在LPDDR5并行单端接口中的应用及其带来的挑战。
  3. 定时规范: 解释了JEDEC标准中定义的两种定时规范,即@Vref+/-0mV和@Vref+/-50mV。
  4. 反馈权重分析: 分析了不同反馈权重对眼睛孔径的影响,并确定了最佳的反馈权重。

结论

本文通过详细的信号完整性分析,展示了1抽头DFE在LPDDR5系统中的应用效果,并提出了在不同定时规范下优化眼睛孔径的方法。这对于LPDDR5系统的设计和优化具有重要的参考价值。

【下载地址】LPDDR5信号完整性研究 LPDDR5信号完整性研究本文介绍了使用1抽头DFE(判决反馈均衡)的LPDDR5 SoC DRAM PoP(封装在封装上)系统的SI(信号完整性)分析 【下载地址】LPDDR5信号完整性研究 项目地址: https://gitcode.com/Open-source-documentation-tutorial/f9baf

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

侯妍斯

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值