上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。 同理,下拉也是将不确定的信号通过一个电阻钳位在低电平。 上拉是对器件输入电流,下拉是输出电流;强弱只是电阻的阻值不同,没有什么严格区分。 需要注意: 1上拉电阻太大会引起输出电平的延迟(RC延时)。 2一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平。 3下拉电阻和上拉电阻的原理差不多, 只是拉到GND去而已,那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。