【AD936X】 SDR 版图 欣赏

DIE : 4336x4730 um 的 65 nm 芯片

在顶部金属上,您可以看到 PLL 的电感器和日期代码 - 芯片在推出前两年就已准备就绪:

在这里插入图片描述
右下角是主数字块,应该是 128 抽头 FIR 滤波器。在最大放大倍率下,我们可以看到一排排标准单元。它们的放置方式与往常一样–背靠背 [PFET NFET] [NFET PFET],因此重复使用 VCC и GND 的垂直线(电源肯定是从整个顶部金属馈入的)。可以看出 PFET 晶体管更宽。标准单元宽度为 1.83 微米,与 65 纳米制造工艺一致。在全分辨率范围内,每个像素为 24.5 纳米。

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
最后是部分蚀刻的 PLL 电感基座。PLL 相位噪声是数字无线电性能的极限,因此这是最关键的部件之一:
在这里插入图片描述

  • 4
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值