+ADRV9009板卡学习资料:428-基于XC7Z100+ADRV9009的双收双发无线电射频板卡

基于XC7Z100+ADRV9009的双收双发无线电射频板卡

双收双发无线电射频,无线电射频板卡,无线收发芯片,ADRV9009,5G小基站,无线图传,数据收发,捷变收发器

 

一、板卡概述

    基于XC7Z100+ADRV9009的双收双发无线电射频板卡是基于Xilinx ZYNQ FPGA和ADI的无线收发芯片ADRV9009开发的专用功能板卡,用于5G小基站,无线图传,数据收发等领域。

 

 

 

 

 

二、板卡原理及功能

    板卡使用XC7Z100 作为主处理器,包含Dual ARM Cortex-A9核处理器的嵌入式处理,PS端32bit 1GB容量DDR3存储,1路RS232接口,1路USB接口1路10-100-1000网络接口,PS端QSPI flash存储,PS端SD卡,Emmc存储;PL端64bit 2GB容量DDR3存储,PL端扩展HDMI 输出实现视频显示应用,PL端扩展9路I/O,4个LED指示灯。

    PL端外扩ADRV9009芯片,ADRV9009是一款高集成度射频(RF)、捷变收发器,提供双通道发射器和接收器、集成式频率合成器以及数字信号处理功能。这款IC具备多样化的高性能和低功耗组合,FMC子卡为2路输入,2路输出的射频收发卡,配合FPGA工作满足3G、4G和5G宏蜂窝时分双工(TDD)基站应用要求。

板卡数字接口:

  • PS 端32bit 1GB 容量 DDR3 存储
  • PS端RS232接口
  • PS端USB接口
  • PS端1路 10-100-1000 Mbps Ethernet (RGMII​) 网络接口
  • PS端QSPI flash 存储
  • PS端 SD卡,Emmc存储
  • PL端64bit 2GB 容量DDR3 存储
  • PL端扩展HDMI 输出实现视频显示应用
  • PL端扩展16路 I/O, 4个LED指示灯
  • PL端扩展1路10G SFP+光线接口

板卡模拟接口:

  • 双接收:RX1、RX2
  • 双发送:TX1、TX2
  • 外部本振接口:EXT_LO
  • 外部时钟参考:REF_CLK_IN

板卡性能指标:

 

No.

Items

Specifications

Remark

Tx

Frequency

100~6000MHz

 

Bandwidth

Up to 450 MHz

Tx real-time bandwidth, tunable

Transmission Power

17dBm

100~6000MHz, CW

EVM 

<0.7% 

 

5

Gain Control Range

32dB

 

6

Gain Step

0.05 dB 

 

7

ACLR

< -64dBc

@0dBm output

8

Spurious 

60dBc

 

9

SSB Suppression

65dBc

 

10

LO Suppression

70dBc

 

11

DAC Sample Rate (max)

122.88MS/s

 

12

DAC Resolution

14bits

 

 

Rx 

Frequency

100~6000MHz

 

2

Bandwidth

8 to 200 MHz

real-time bandwidth, tunable

3

Sensitivity: 

-93dBm@20MHz

Noise Figure <3dB

4

EVM 

<1.5% 

@ -30dBm input

5

Gain Control Range

61.5dB

Including 30dB of ADRV9009 inside

6

Gain Step

0.5dB 

 

7

Rx Alias Band Rejection

80dB

Due to digital filters

8

Noise Figure

<3dB

Maximum RX gain 

9

IIP3 (@ typ NF)

-25dBm

 

10

ADC Sample Rate (max)

122.88 MS/s

 

11

ADC Resolution

16bits

 

12

ADC Wideband SFDR

78dBc

 

 

1

Voltage

3.3V& 12V

 

2

ON/OFF TIME 

<6uS 

TDD model

 

3

Duplexing Model

TDD

 

 

4

Power Consumptions

<6W

 

 

物理特性

  • 尺寸:100x162.4mm;
  • 工作温度:工业级 -40℃~ +85℃。

三、软件系统 

参考ADI的整体软件架构:

 

 

 

 

AD9009设备树及驱动 SPI访问,AD,DA访问

驱动文件https://wiki.analog.com/resources/tools-software/linux-drivers/iio-transceiver/adrv9009

 

 

   

 

 

 

 

 

 

 

 

 

 

 

AD采集1.2G波形:

 

 

 

 

DA  输出设置1.2G及波形:

 

 

   

 

 

 

  • 1
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
XC7Z020CLG484 XILINX FPGA开发板ALTIUM原理图+PCB【12层】工程文件, 板子大小为121*119mm,12层板设计,可以做为你的学习设计参考,主要器件如下: Library Component Count : 70 Name Description ---------------------------------------------------------------------------------------------------- AND_Gate_TI_SN74AUP1T08DCKRIC GATE POS-AND SLG 2INP SC70-5 Balun_AnarenB0322J5050AHFUltra Low Profile 0805 Balun, 50 ohm unbalanced to 50 Balanced BarrelJack CONN PWR JACK 0.8X3.35MM SMT Buffer_74LCX126 74LCX126BQX, quad buffer, LV N-Inv, DQFN14 Buffer_Fairchild_NC7SZ125NC7SZ125M5X, Tri-State Buffer UHS, SOT-23 Buffer_Fairchild_NCWZ07NC7WZ07, dual non-inverting buffer, SC-70-6 (SOT-363) Bus_Repeat_TI_PCA9515APWRIC DUAL BIDIR BUS REPEAT 8-TSSOP CAP_0201 Generic Capacitor CAP_0402 10000pF, ceramic, 10% 6.3V X5R, 0402 CAP_0603 4.7uF, ceramic, 10% 6.3V X5R Low ESR, 0603 CAP_0805 22uF, ceramic, 20%, 6.3V, X5R, 0805 CAP_1206 CAP CER 100UF 6.3V 20% X5R 1206 CAP_1210 22uF, ceramic, 20% 25V X7R, 1210 COM-UART-FT4232H-QFN64IC USB HS QUAD UART/SYNC 64-QFN Cap Pol1 100uF, tantalum, 20% 10V, 1210 DDR3_MICRON_MT41J128M16HA-15EDMT41J128M16HA-15E:D, DDR3 SDRAM 4Gb x4, x8, x16, FBGA96 Diode DIODE 30V 1A SMINI2 EEPROM_Microchip_93LC56BT_IOT93LC56BT-I/OT, EEPROM 2Kbit 3MHz, SOT23-6 EthernetPHY_TI_DP83865DVHEthernet PHY_TI_DP83865DVH, Gigabit Ethernet PHYTER,128 Lead Plastic Flat Pack FerriteBead Ferrite 300mA 600ohm 0402 FerriteBead0805 MPZ2012S601A, 600 ohm, 100MHz, 0805 Fiducial GPSReceiver_Skyworks_SE4110LHigh sensitivity / low power GPS and A-GPS,10 mA operating current with 2.7-3.3 V supply GigabitTransformer_H6062NLTMagnetics, GigabitTransformer, H6062NLT, Pulse Header-2_milmax CONN HEADER 2POS .100" HORIZ SMD Header-6_PMOD CONN FEMALE 6POS .100" R/A TIN Header-8_PoE CONN HEADER 8POS DUAL SHRD SMD Header_Harwin_M50-3600842CONN HDR 1.27MM SMD AU 16POS INDUCTOR INDUCTOR, 1
### 回答1: adrv9009-w-pcbz-schematic-revb.pdf是一份关于ADRV9009-W/PCBZ开发板的电路图,该开发板主要用于无线通信系统的设计和测试。这份电路图是该开发板的版本为revB的设计方案。 该电路图详细描述了ADRV9009-W/PCBZ开发板的各个电路元件,包括无线电频率合成器、功率放大器、低噪声放大器、模数转换器、可编程逻辑器件等。此外,该电路图还包括蓝牙模块、GPS模块、以太网接口、USB接口、GPIO接口等各种连接资源,方便用户设计和测试期间的多种功能操作。 在该电路图中,我们可以看到许多复杂的电路板布局和电路元件连接,这需要设计者具备扎实的电路设计知识和丰富的实践经验。同时,该电路图还需要经过严格的验证和测试,以确保开发板在实际应用中能够正常运行、稳定工作。 总的来说,adrv9009-w-pcbz-schematic-revb.pdf提供了ADRV9009-W/PCBZ开发板的设计方案和电路布局,为无线通信系统的设计和测试提供了重要的参考。但需要具备丰富的电路设计经验才能充分理解和应用该电路图。 ### 回答2: adrv9009-w-pcbz-schematic-revb.pdf是ADI公司发布的ADRV9009-W评估板的元件布局图和连接图。ADRV9009-W是一款高性能的无线通信评估板,可实现多种无线标准的发射和接收功能。 该评估板基于ADI公司的ADRV9009集成电路设计,使用ADI公司的射频芯片和数字信号处理器,为用户提供了极高的性能和灵活性。评估板支持多种无线标准,包括2G、3G、4G、LTE和5G NR等。 通过adrv9009-w-pcbz-schematic-revb.pdf文件,用户可以了解评估板的电路设计和各元件的布局和连接方式。该文件详细描述了评估板的射频电路、功率放大器、滤波器、数字信号处理器和调制解调器等组成部分的电路布置和连接方法。 对于无线通信系统的研究和开发人员来说,adrv9009-w-pcbz-schematic-revb.pdf是一个非常有价值的参考资料。通过研究该文件,用户可以深入了解该评估板的电路设计和工作原理,为将来的研究和开发工作提供重要的参考和指导。 ### 回答3: adrv9009-w-pcbz-schematic-revb.pdf是一份PCB电路板原理图,它是针对Analog Devices公司的ADRV9009-W/PCBZ评估板而设计的。该评估板旨在帮助设计人员快速评估ADRV9009这款软件可编程收发器。 通过该原理图,设计人员可以深入了解ADRV9009-W/PCBZ评估板的电路结构,理解信号传输的路径和每个部件的工作原理。例如,原理图展示了ADRV9009-W/PCBZ评估板的输入、输出接口、射频信号和数字信号处理器之间的连接方式,以及板上各个元件的型号和布局。 在评估板设计方面,原理图也非常重要。设计人员可以通过该原理图了解到评估板上电路的设计结构和布局,了解每个电路部件的连接方式和功能,从而为自己的设计提供有价值的指导。 总之,adrv9009-w-pcbz-schematic-revb.pdf是一份非常重要的电路原理图,它为使用ADRV9009-W/PCBZ评估板的设计人员提供了重要的电路设计指导。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值