ADRV9009 HDL FPGA硬件参考设计

设计框图

该ADRV9009的HDL设计是围绕ARM核搭建的嵌入式系统。系统的结构框图如下所示。该器件的数字接口先由收发器 IP 处理,随后接入JESD204B和特定内核。由 IP 内的同一组收发器在 4 个发送、2 个接收和 2 个观测接收数据路径之间共用JESD204B通道。这些内核可通过 AXI-lite 接口进行编程。然后,将描述的数据传递到独立的DMA内核,用于发送、接收和观测接收路径。

在这里插入图片描述

数字接口:

该数字接口由4个发射、2个接收和2个观测接收组成,通道速率可达9.8Gbps。收发器与内核的接口中。发射通道可达128bit@245MHz,接收链路是64bit@245MHz。观测接收通道速率由选择模式来确定。发射还是接收数据通过可编程配置独立的发射和接收链路来实现。

DAC接口:

DAC的数据来源可以是内部数据生成器(DDS或),或者通过DMA将外部的DDR数据传入。内部DDS信号的相位和频率都是可编程的。而DAC解包IP(util_unpack)允许在高速的情况下通过DMA传输数据,并减少通道数。

ADC接口:

ADC采集的数据通过DMA送入DDR。ADC打包 IP (util_cpack)允许捕获部分通道。

SPI控制:

器件控制和监控信号连接到GPIO模块。SPI 信号由一个单独的基于 AXI 的 SPI核控制。

参考:ADRV9009 HDL Reference Design
https://wiki.analog.com/resources/eval/user-guides/adrv9009/reference_hdl

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值