![](https://img-blog.csdnimg.cn/20201014180756925.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
概念
文章平均质量分 90
Holden_Liu
这个作者很懒,什么都没留下…
展开
-
X态详解 与 X态传播 VCS X-Propagation
Verilog作为硬件行为级描述语言,提供了四种状态来模拟实际电路的电平状态,1,0,x,z在整个设计流程,包含了Simulation,Formal Verification,Equivalence Checking,Synthesis,Code Coverage,Power State等不同阶段或概念,X态在不同context(上下文/语境)下也存在不同的semantics语义。Synthesis Semantics在逻辑综合时,X态常被看作是一种“无所谓"的赋值,don't-care X-assi原创 2021-05-23 17:18:24 · 19927 阅读 · 2 评论 -
逻辑综合 Flattening, Structuring, and Ungrouping
FlatteningFlattening in Design Compiler is often mistaken for removing the hierarchyand making a design flat. This is not true. Flattening is actually anoptimization technique for reducing logic levels and improving the speed ofthe design. It works by转载 2021-05-20 15:16:13 · 1422 阅读 · 0 评论 -
时钟切换 glitch-free
刚入行时最早看到的时钟切换电路出自下面这篇文献,第20页,Trouble-Free Switching Between Clocks。 这篇极短的小文章可能是 Xilinx 元老 Peter Alfke 写的。 Peter 是我非常敬重的前辈,读过几篇他写的数字电路小文章,非常实用,受益匪浅。https://www.xilinx.com/publications/archives/xcell/Xcell24.pdf这个电路虽然概念上是对的,但有明显瑕疵。 如果 Select 相对于 Clock A,转载 2021-04-25 10:21:51 · 1620 阅读 · 4 评论 -
WIFI基本知识
Wi-Fi 6科普 第1期——Wi-Fi 6的前世今生 第2期——物善其用 OFDMA 第3期——万箭齐发 MU-MIMO 第4期——空间复用 BSS Coloring 第5期——高阶调制 1024-QAM 第6期——化零为整 前导码打孔 第7期——以逸待劳 TWT 第8期——同与不同 5G和Wi-Fi 6 第9期——(多媒体) 华为AirEngine Wi-Fi 6技术和产品介绍 Wi-Fi 6产品介绍 第10期——AirEngin...原创 2021-02-02 14:02:11 · 1135 阅读 · 1 评论 -
I2C Clock Stretch
I2C七宗罪(连载) (点击文章题目,即可阅读往期精彩) I2C第七罪 由于前段时间工作上的事情比较杂乱, 导致第七罪姗姗来迟,既然是大结局,当然就应该让大家更加深刻的来理解I2C.。我们先来复习一下大家共有的对I2C的认知: 1. I2C的SCL(Clock)总是由Master来驱动; 2. I2C的SDA (Data)则不同,Master和Slave分别都驱动。 这两点想必读者都没有什么疑问,因为前面的六宗罪都已经说得比较多了,我们今天要说的是另外一种特殊情况,就是S转载 2020-10-20 09:37:42 · 15673 阅读 · 10 评论 -
帧、报文、报文段、分组、包、数据报的概念区别
分组、包,packet,信息在互联网当中传输的单元,网络层实现分组交付。用抓包工具抓到的一条条记录就是包。帧,frame,数据链路层的协议数据单元。我们将链路层分组称为帧。数据报,Datagram,通过网络传输的数据的基本单元,包含一个报头(header)和数据本身,其中报头描述了数据的目的地以及和其它数据之间的关系。可以理解为传输数据的分组。我们将通过网络传输的数据的基本单元称为数据报。报文段,segment,组成报文的每个分组。我们将运输层分组称为报文段。报文,message,一般指完整的信息,转载 2020-10-10 14:45:57 · 3351 阅读 · 0 评论