nRF52832的硬件资源小结

nRF52832是NRODIC公司推出的一款带有低功耗蓝牙功能的ARM Cortex-M4 32-bit 浮点单元处理器,64MHz时钟, 存储器有两种配置:512kB flash/64kB RAM和256kB flash/32kB RAM. 最小的封装为WLCSP(wafer level chip scale package), 长宽高分别为:3.2mm, 3.0mm, 0.4mm.

以下是nRF52832的外围设备(Peripherial device)的总结:

电源

供电电压为1.7-3.6V, 正常工作电压为3.0V. 内部电路的供电电压为1.3V, 可采用芯片内部的LDO和DC/DC两种方式通过VDD提供。

在这里插入图片描述

LDO是默认的供电方式,该方式无需外部电路。
LDO模式效率较低,CPU部分在该模式下消耗6.7-8.0mA的电流。;BLE蓝牙的接收模块在该供电模式下消耗电流11.7mA(1Msps/1Msps BLE)和12.9mA(2Msps/2Msps BLE)。BLE蓝牙的发送模块在该供电模式下消耗电流为5.9mA(@-40dBm)和 16mA(@4dBm)。

在这里插入图片描述

DC/DC模式 需要芯片外的10uH和15nH两个电感配合才能工作。用户可通过使能DCDCEN寄存器使该部分电路工作。

DC/DC效率较高,CPU部分在该模式下消耗3.3-3.9mA的电流;BLE蓝牙的接收模块在该供电模式下消耗电流5.4mA(1Msps/1Msps BLE)和5.8mA(2Msps/2Msps BLE)。BLE蓝牙的发送模块在该供电模式下消耗电流为2.7mA(@-40dBm)和 7.5mA(@4dBm)。

时钟

nRF52832有两频率的时钟,64MHz高速时钟和32.768kHz的低速时钟。这两个时钟可由以下电路产生,用户通过配置config.h文件选择各自的时钟源。

产生64MHz高速时钟的途径有两个:

  1. 64MHz 片上时钟;
  2. 用外部32MHz晶振产生64MHz时钟;

产生32.768kHz低速时钟的途径有三个:
4. 32.768MHz片上RC振荡器,精度为+/-250ppm.
5. 用外部32.768kHz晶振产生的32.768kHz的时钟;
6. 由64MHz的时钟综合而成的32.768kHz的时钟;

若应用中用到蓝牙无线收发,则高速时钟必须选择由外部32MHz晶振产生。其原因可能是内部的64MHz片上时钟的抖动较大,无法满足2.4GHz蓝牙频率的PLL要求。

对于低速时钟,则选择的余量没有要求。对于电路板面积受限的应用场合,32.768kHz的晶振和及其两个电容可省掉。

CLOCK MODULE OF NRF52832

2.4GHz 无线通信

nRF52832可实现蓝牙低能量模式BLE,数据速率有两种:1Mbps和2Mbps.

BLE无线通信模块是芯片中消耗能量最大的模块。在DC/DC供电模式下,BLE蓝牙的接收模块消耗的电流为5.4mA(1Msps/1Msps BLE)和5.8mA(2Msps/2Msps BLE)。BLE蓝牙的发送模块消耗电流的为2.7mA(@-40dBm)和 7.5mA(@4dBm)。

无线接收模块的接收灵敏度为-96dBm. 包含了一个接收信号强度指示器RSSI( received signal strength indicator),用于指示接收到的无线信号的强度。

最大包长度

包包含S0, LENGTH, S1, PAYLOAD四部分,这四部分的长度总和最大值为258字节。

设备地址匹配

能够同时监听8个不同的地址设备。能够在接收空中数据包的同时对数据包中的地址进行匹配。地址包含48bit.

SOFTDEVICE

应用中用到蓝牙功能时,需要在FLASH中少些SOFTDEVICE固件代码。在固件应用程序中调用固件代码,实现蓝牙功能。

蓝牙功能的实现占用到了几个定时器, 需要实时运行。因此调试蓝牙程序无法单步执行。

随机数发生器RNG

利用内部热噪声信号产生真正的非确定性数字,无需种子值(seed value). 产生的随机数可用于加密(cryptographic)场合。

加密功能

ECB

AES ECB 模式可被用于加密解密( encryption / decryption )功能,例如哈希码发生器、数字签名、密钥流发生器等应用场合。

AES: advanced encryption standard
ECB: electronic codebook

CCM

信息认证码 message authentication code

AAR

加速地址解析 accelerated address resolver

SAADC

包含了一个SAADC-逐次逼近数模转换器,12bit, 200ksps, 8通道

与时间有关的外设

定时器TIMER

时钟源来自16MHz时钟或1MHz时钟,包括 4bit 的预分频器和 4/8/16/32bit 的计数器,用于实现计数和定时。
time/counter

实时时钟RTC

时钟来自32.768kHz的低速时钟,包括12bit的预分频器 和16bit的计数器,用于实现定时功能。
定时器的定时时间最长可设置为582.542小时。

看门狗WDT

向下计数器,计数器采用32.768kHz的低速时钟,实现硬件的看门狗功能

看门狗启动后,若芯片外部没有焊接32.768kHz的晶体,芯片会自动启动内如RC振荡器。

当CPU在低功耗模式处于睡眠状态时,或调试过程中暂停CPU运行时,看门狗可以暂停.

参考文献

  1. 数据手册-nRF52832 Product Specification v1.4.pdf
  • 7
    点赞
  • 13
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
### 回答1: nRF52832是一款由Nordic Semiconductor开发的低功耗蓝牙系统级芯片(SoC),可以广泛应用于物联网、可穿戴设备、智能家居等领域。其硬件原理图是指将nRF52832的引脚、外设电路和组件等关键元件进行详细标注和连接的图纸。 nRF52832硬件原理图主要包括以下部分: 1. 引脚定义:硬件原理图首先标出了nRF52832芯片的引脚定义,包括主要通信接口(如SPI、I2C、UART)、GPIO接口、电源供电接口等等。这些引脚定义了芯片与其他外部器件的连接关系。 2. 外设电路:硬件原理图还显示了nRF52832芯片连接的各种外设电路,例如晶振电路、电源管理电路、射频电路等。这些外设电路提供了芯片正常工作所需的支持。 3. 组件标注:硬件原理图中会对每个组件进行详细的标注,包括电容器、电阻器、电感、晶体管等等。这些组件构成了整个电路的基本元素,起到了电流控制、信号调节、滤波等功能。 4. 连接关系:硬件原理图清晰地显示了组件之间的连接关系,通过线路的连接和电路板的布局,使得信号能够在不同的电路之间流通,并实现不同功能模块之间的通信。 硬件原理图在设计、开发和问题排查等过程中起到了重要的作用,它为工程师们提供了理解和分析整个电路的便利。同时,硬件原理图也是在研发过程中修改和更新设计的重要工具。通过对硬件原理图的分析,工程师可以更好地理解nRF52832芯片的工作原理,加快开发进度,提高产品的可靠性和性能。 ### 回答2: nRF52832是一款由Nordic Semiconductor公司开发的多协议无线系统芯片,广泛应用于物联网、蓝牙设备以及低功耗应用场景。硬件原理图是指该芯片在设计过程中所使用的电路图,用于展示芯片的内部电路连接和各个外部接口的连接方式。 nRF52832硬件原理图通常由以下几个部分组成: 1. 主芯片连接:展示了nRF52832芯片与其他核心电路部件的连接方式,包括时钟源、电源管理电路、复位电路等。 2. 外设接口:包括与其他外设模块连接的接口,如UART串口、SPI总线、I2C总线等。这些接口可以连接外部传感器、存储器、显示器等外设模块。 3. 蓝牙连接:nRF52832芯片主要用于蓝牙通信,因此硬件原理图中会展示与蓝牙模块相关的连接方式,包括天线连接、射频电路连接等。 4. 电源管理:展示了芯片的电源管理电路,包括电池接口、电池充电电路、低功耗模式切换电路等。这些电路对于实现低功耗运行至关重要。 5. 外部元件:硬件原理图还会展示与nRF52832芯片连接的其他外部电子元件,如电容、电阻、晶振等。 通过硬件原理图,可以清晰地了解nRF52832芯片的内部结构和各个部件之间的连接关系。这对于芯片设计工程师、硬件工程师以及研发人员来说都是非常重要的参考资料。此外,硬件原理图还可以帮助检查设计是否符合规范,以及对于故障排查和维修也有很大的帮助作用。 总之,nRF52832硬件原理图是展示该芯片内部电路连接和外部接口连接方式的重要参考资料,对于芯片设计和应用具有重要的意义。 ### 回答3: nRF52832是一款由挪威公司诺德公司开发的低功耗蓝牙系统级芯片(SoC)。硬件原理图是指该芯片的布线和电路连接图,用于描述芯片的硬件结构和电路设计。 nRF52832芯片的硬件原理图涵盖了多个功能模块,包括处理器核心、存储器、外设等。它采用了ARM Cortex-M4内核,主频达到64MHz,具有强大的处理能力。此外,芯片有256KB的闪存和32KB的RAM,用于存储程序和数据。 在外设方面,nRF52832集成了多种接口和传感器。它支持蓝牙低能耗(Bluetooth Low Energy)和2.4GHz射频通信,并具备蓝牙5.0和NFC的功能。此外,芯片还有多个通用IO引脚,可以连接外部设备和传感器。 nRF52832硬件原理图还包含了电源管理电路、时钟电路等。为了保证芯片的低功耗特性,它采用了多种节能技术,如低功耗模式、功耗优化设计等。电源管理电路用于稳定芯片的供电电压和电流。 除了上述组成部分,nRF52832硬件原理图还可能包括其他辅助电路和连接器。例如,调试接口(如JTAG或SWD接口)可用于软件调试和开发。此外,可能还有外部晶振和天线连接器等。 总的来说,nRF52832硬件原理图是该芯片设计的基础图纸,它展示了芯片的主要硬件组成部分和电路连接方式。通过理解硬件原理图,可以更好地了解该芯片的功能和性能,并进行相关应用的设计和开发。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

JERRY. LIU

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值