【华秋干货铺】一文轻松搞定PCB叠层和阻抗设计

本文探讨了在高速信号传输中保持阻抗匹配的重要性,详细介绍了不同PCB叠层设计原则,如主芯片邻接地平面、信号层与地平面相邻等。通过华秋DFM软件,展示了针对不同厚度(1.6mm,1.2mm,1.0mm)8层通孔板以及10层1阶和2阶HDI板的阻抗计算和线宽线距设计。该软件用于检查PCB的可制造性并支持多种使用场景。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。

由于最小线宽和最小线距是取决于PCB类型以及成本要求,受此限制,选择的PCB叠层结构必须能实现板上的所有阻抗需求,包括内层和外层、单端和差分线等。

PCB叠层设计

层的定义设计原则

1、主芯片相临层为地平面,提供器件面布线参考平面;

2、所有信号层尽可能与地平面相邻;

3、尽量避免两信号层直接相邻;

4、主电源尽可能与其对应地相邻;

5、原则上应该采用对称结构设计,对称的含义包括:介质层厚度及种类、铜箔厚度、图形分布类型(大铜箔层、线路层)的对称。

PCB的层定义推荐方案

具体的PCB层设置时,要对以上原则进行灵活掌握,根据实际的需求,确定层的排布,切忌生搬硬套。以下给出常见的层排布推荐方案,供参考。在层设置时,若有相邻布线层,可通过增大相邻布线层的间距,来降低层间串扰。对于跨分割的情况,确保关键信号必须有相对完整的参考地平面或提供必要的桥接措施。

本文以RK3588方案的PCB设计为例,其10层1阶,10层2阶,8层通孔等PCB叠层结构的相关介绍,给客户在叠层结构的选择和评估上提供帮助。如果选择其他类型的叠层结构,请根据PCB厂商给出的规格,重新计算阻抗。

本文使用华秋DFM软件的阻抗计算功能,为大家展开相关叠层和阻抗设计的案例讲解。这是一款国内免费的PCB可制造性和PCBA装配分析软件,帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的 多种使用场景 。

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

8层通孔板1.6mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.6mm,其叠层设计如下图所示。

8层通孔板1.6mm厚度阻抗设计

外层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为3.8mil,L1与L8层是对称设计,故L1层与L8层50欧姆单端走线为3.8mil,如下图所示。

外层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L1与L8层是对称设计,故L1层与L8层100欧姆差分走线为3.3/7.7mil,如下图所示。

内层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为4.2mil,L3与L6层是对称设计,故L3层与L6层50欧姆单端走线为4.2mil,如下图所示。

内层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L3与L6层是对称设计,故L3层与L6层100欧姆差分走线为3.3/7.7mil,如下图所示。

总体阻抗走线线宽

8层通孔板1.2mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.2mm,详细的叠层设计如下表所示。

8层通孔板1.2mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

8层通孔板1.0mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.0mm,详细的叠层设计如下表所示。

8层通孔板1.0mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

10层1阶HDI板1.6mm厚度叠层设计

在10层1阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建议采用1oZ,其它内层采用HoZ。如下图所示为1.6mm板厚的参考叠层。

10层1阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

10层2阶HDI板1.6mm厚度叠层设计

在10层2阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建议采用1oZ,其它内层采用HoZ。下图为1.6mm板厚的参考叠层。

10层2阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

PCB叠层设计阻抗计算 目录 前言................................................................................................................................................... 4 第一章 阻抗计算工具及常用计算模型 ......................................................................................... 7 1.0 阻抗计算工具 .................................................................................................................... 7 1.1 阻抗计算模型 .................................................................................................................. 7 1.11. 外层单端阻抗计算模型 ......................................................................................... 7 1.12. 外层差分阻抗计算模型 ......................................................................................... 8 1.13. 外层单端阻抗共面计算模型 ................................................................................. 8 1.14. 外层差分阻抗共面计算模型 ................................................................................. 9 1.15. 内层单端阻抗计算模型 ......................................................................................... 9 1.16. 内层差分阻抗计算模型 ....................................................................................... 10 1.17. 内层单端阻抗共面计算模型 ............................................................................... 10 1.18. 内层差分阻抗共面计算模型 ............................................................................... 11 1.19. 嵌入式单端阻抗计算模型 ................................................................................... 11 1.20. 嵌入式单端阻抗共面计算模型 ........................................................................... 12 1.21. 嵌入式差分阻抗计算模型 ................................................................................... 12 1.22. 嵌入式差分阻抗共面计算模型 ........................................................................... 13 第二章 双面板设计 ....................................................................................................................... 14 2.0 双面板常见阻抗设计叠层结构 .................................................................................. 14 第三章 四层板设计 ....................................................................................................................... 17 3.0. 四层板叠层设计方案 ..................................................................................................... 17 3.1. 四层板常见阻抗设计叠层结构 ................................................................................. 18 第四章 六层板设计 ....................................................................................................................... 26 4.0. 六层板叠层设计方案 ..................................................................................................... 26 4.1. 六层板常见阻抗设计叠层结构 ................................................................................. 27 第五章 八层板设计 ....................................................................................................................... 48 5.0. 八层板叠层设计方案 ..................................................................................................... 48 5.1. 八层板常见阻抗设计叠层结构 ................................................................................. 49 第六章 十层板设计 ....................................................................................................................... 68 6.0 十层板叠层设计方案 ...................................................................................................... 68 6.1. 十层常见阻抗设计叠层结构 ..................................................................................... 69 第七章 十二层板设计 ................................................................................................................. 81 7.0 十二层板叠层设计方案 .................................................................................................. 81 7.1 十二层常见阻抗设计叠层结构 .................................................................................. 82
### 回答1: PCB阻抗叠层设计模板是一种用于设计印刷电路板(PCB)的模板。它通常由基板材料、铜箔厚度、工艺层数等元素组成,通过对这些参数的设定,可以确保电路板上的信号传输线的阻抗稳定性。 阻抗叠层设计模板的作用在于为PCB设计提供了标准化规范化的模板,方便了电路设计人员的工作。这种模板能够帮助设计人员更快地选择合适的材料层数,以达到所需的阻抗。 在实际应用中,PCB阻抗叠层设计模板有多种类型,不同的模板适用于不同的应用场合工艺要求。比如,针对高速数字信号传输的PCB阻抗叠层设计模板要求较高,需要选择较佳的基板材料工艺参数。而用于射频应用的模板则需要考虑更多的参数,如介电常数损耗等。 总之,PCB阻抗叠层设计模板可以有效地优化电路板的设计、提高工作效率保证产品质量,是目前电路设计领域中常用的一种模板工具。 ### 回答2: PCB阻抗叠层设计模板是一种PCB电路板设计工具,可以帮助工程师设计满足特定阻抗要求的电路板,而阻抗控制对于高速数字信号的传输至关重要。在进行高速数字信号传输时,如果阻抗不匹配会导致信号反射损耗,从而影响信号质量系统性能。 设计师需要使用阻抗实验定量地测量PCB板上各个部分的阻抗,并根据测量结果进行叠层设计。使用阻抗叠层设计模板,可以快速地识别电路板中存在的阻抗不匹配问题,并制定最佳叠层策略来消除这些问题。 在使用阻抗叠层设计模板时,设计师需要首先确定PCB板的目标阻抗值,然后根据目标值选择板材叠层策略。设计师还需要考虑其他因素,例如信号速度、板尺寸电源电压等。 阻抗叠层设计模板通常包括一个PCB板的截面图,其中显示了不同层材料的位置厚度。设计师可以在这个模板上标出不同层的阻抗值,并检查阻抗匹配是否满足要求。 总之,阻抗叠层设计模板是一个有用的工具,可以帮助设计师有效地管理PCB板的阻抗问题,并确保高速数字信号能够稳定地传输。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值