I2C总线时序(应用于PCA9555)

1、基本的时序

SCL由主机发,SDA为双向:主机先发数据,后改接收从机应答。

1)总线的启动,结束;时钟高电平数据必须保持稳定,时钟低电平数据才可以变化。

2)应答。从机在第9bit发ACK=0。主机要结束操作时发NACK=1.

 

 2、9555操作时序

1)器件地址与寄存器地址

器件地址高4bit固定,A2A1A0由硬件上下拉确定,最后1bit根据读写操作不同变化。

寄存器地址,用于配置,读写端口。每一位可单独配置为INPUT,output。

2)写数据。支持突发写,一个起始地址,写入连续两个地址的数据。也可以只写一个数据。

3)读数据。可突发读,也可以读1字节。

 

 

 3、实际应用时序图

,实际写地址为0x44,读地址为0x45.

  下图为读取寄存器地址0x00的一个字节数据

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值