自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(8)
  • 资源 (6)
  • 收藏
  • 关注

原创 信噪比SNR , Eb/N0 , Es/N0区别与联系之深入剖析

通信方向在做仿真时经常用到信噪比这个参数,而对于不同形式的信号所用到的信噪比的形式往往不同,所以有必要信噪比这一概念做深入的区分,避免混淆。 首先明确几个符号的意义 :S:信号的平均功率                               N: 噪声的平均功率Eb: 每bit信号能量                              N0:噪声的功率谱密度E

2013-11-29 20:03:55 38724 4

原创 同步 FIFO 实列及仿真结果

FIFO设计实列

2013-11-26 13:55:25 2077

原创 [转帖] DLL与PLL同为锁相环的区别

PLL与DLL区分

2013-11-25 14:19:49 2484

原创 寄存器,锁存器,触发器,储存器 区分

寄存器 锁存器 触发器 储存器区分

2013-11-22 11:11:52 2598

原创 [转帖] FIFO 详解

FIFO:(First Input First Output,先入先出队列)这是一种传统的按序执行方法,先进入的指令先完成并引退,跟着才执行第二条指令。1.什么是FIFO?FIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由

2013-11-22 10:07:13 1409

原创 [转帖]FPGA经验教训杂谈

做FPGA设计的工作也有一段时间了,有过问题迎刃而解的快乐,也有过苦苦寻求结果和答案的痛苦历程.现在就把我个人曾经在项目中经常遇到的问题和犯的错误总结一下.希望对大家有启示和帮助:1)FPGA和其他电路的接口部分的时序要处理好,要考虑到信号进入FPGA之前的线路延迟.要想清楚进入FPGA的数据和时钟的相位关系.2) 若FPGA设计中,有全数字锁相环,那么要用示波器测试一下全数字锁相

2013-11-22 10:00:15 1135

转载 全球10大半导体厂商排名及简介

全球10大半导体厂商排名:1.英特尔(Intel)2.三星(Samsung)3.德州仪器(TI)4.东芝(Toshiba)5.台积电(TSMC)6.意法半导体会(ST)7.瑞萨科技(Renesas)8.海力士(Hynix)9.索尼(Sony)10.高通(Qualcomm)1.美国英特尔(Intel)公司,以生产CPU芯片闻名于世!2.三星(Sam

2013-11-07 15:33:03 4654

原创 正交匹配追踪 OMP 算法原理分析

%  1-D信号压缩传感的实现(正交匹配追踪法Orthogonal Matching Pursuit)%  测量数M>=K*log(N/K),K是稀疏度,N信号长度,可以近乎完全重构%  编程人--香港大学电子工程系 沙威  Email: wsha@eee.hku.hk%  编程时间:2008年11月18日%  文档下载: http://www.eee.hku.hk/~wsha

2013-11-07 14:00:07 20394 7

基于FPGA的数字频率计(ISE工程)

根据全国大学生电子设计竞赛题目《简易数字频率计》的要求设计,测量范围0-1Mhz ,测量精度满足题目中要求, 所用开发板为 xilinx spartan 3ES。具体设计过程可以参考博客 。http://blog.csdn.net/li200503028

2014-04-30

深入浅出玩转fpga.pdf

吴厚航 《深入浅出玩转fpga》完整PDF版

2013-12-10

CLEAN算法matlab代码

CLEAN算法实现超宽带信道估计 的matlab仿真全代码,保过若干个M文件以及mat数据文件,使用时需先load格式为mat的数据文件。

2013-11-07

硕士论文开题报告标准版(哈尔滨工业大学)

标准的硕士论文开题报告 作者论文方向为压缩感知理论框架下的超宽带通信系统

2013-10-13

fpga驱动1602显示字符

verilog 语言写1602的驱动工程,编译下载成功,可以实现显示字符。

2013-09-05

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除