系统时钟设置的基本思想:
1.知道开发板的晶振频率(2440:12MHz 6410:12MHz 210:24MHz)
2.知道系统时钟的PLL数目及其对应产生的时钟
2440:
6410:
210:
基本设计步骤:
1.配置Locktime(一般为默认,实际一般无需配置)
2.设置分频系数
3.设置FCLK(ACLK或ARMCLK)
4.设置系统为异步模式(210无需设置)
系统时钟设置的基本思想:
1.知道开发板的晶振频率(2440:12MHz 6410:12MHz 210:24MHz)
2.知道系统时钟的PLL数目及其对应产生的时钟
2440:
6410:
210:
基本设计步骤:
1.配置Locktime(一般为默认,实际一般无需配置)
2.设置分频系数
3.设置FCLK(ACLK或ARMCLK)
4.设置系统为异步模式(210无需设置)