HFSS实战(三)——过孔via TDR仿真

本文详细介绍了在HFSS中如何处理过孔via模型,以提高TDR仿真分辨率。通过调整上升时间和使用waveport或lumpport技术,优化了仿真效果并分析了上升时间和残桩对阻抗的影响。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >


在上一讲中,主要是通过观察S参数确定via的优化是否达到目标。但S参数只能看到一个整体的结果,并不知道via真实的阻抗是多少?想要单独确定via的阻抗,最好还是通过TDR的仿真。

一、模型的处理

在上一讲中,已经比较详细的阐述了via的建模过程。 HFSS实战(二)——过孔via建模及参数优化
在这一节中,我们主要对模型进行进一步的处理。

TDR对仿真分辨率是有要求的,不同上升时间的step信号,能识别的最小尺寸是不同的

举个例子:
15ps的上升时间:

15 ∗ 1 0 − 12 ∗ 3 ∗ 1 0 8 ∗ 1 0 3 3.3 = 2.48 m m ≈ 100 m i l \frac{15*10^{-12}*3*10^{8}*10^{3}}{\sqrt[]{3.3}}=2.48mm≈100mil 3.3 1510123108103=2.48mm100mil
而过孔的尺寸比 100 m i l 100mil 100mil要小很多。

有两种办法可以解决这个问题:

1、利用wave port的De-embeding功能(因为我设置wave端口后仿真一直报错,没有解决。如果有人设置成功了,请告诉我一声,十分感谢~

工程连接如下waveport_via_sim

waveport的特点如下:

  • 不需要增大模型的尺寸就可以拉升或缩短传输线
  • de-embed设置为正数,意味端口内移,传输线缩短
  • de-embed设置为负数,意味端口外移,传输线拉长

2、使用lump port + 传输线尺寸拉长,处理后的模型如下,拉长后,尺寸变大,求解速度变慢,不是很推荐这种。

在这里插入图片描述

二、TDR仿真

将其导出为HFSS模型后打开工程。导出过程参见:HFSS实战(二)——过孔via建模及参数优化
在这里插入图片描述

2.1 修改求解模式

在这里插入图片描述
在这里插入图片描述

2.2增加求解设置

点击Analysis→Add Solution Setup
在这里插入图片描述
在这里插入图片描述

设置完成点击→确定

点击Setup1→右键→Analyze
在这里插入图片描述

三、查看仿真结果

3.1 查看TDR结果

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述

3.2 查看S参数结果

在这里插入图片描述

在这里插入图片描述

四、结果分析

在这里插入图片描述
过孔处的阻抗上升至54 Ω Ω Ω,基本还算满足要求。

4.1上升时间tr对仿真的影响

新建setup,将RiseTime=15ps,再次执行仿真
在这里插入图片描述
在这里插入图片描述
可以看出原本是54Ω的过孔变成了60欧姆。什么原因呢?
有没有可能是残桩的影响呢?

4.2 残桩的影响

修改过孔属性性质,去掉残桩:

在这里插入图片描述
模型查看:
在这里插入图片描述
重新仿真:
在这里插入图片描述
发现TDR曲线似乎没有改变,排除是残桩的影响。

附:工程链接

过孔仿真HFSS工程链接,下载有问题的话,请私信我~

评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值