计算机体系结构 第3章 单周期MIPS处理器的设计

本文详细介绍了单周期MIPS处理器的设计,包括MIPS指令的执行逻辑、数据通路的合并方法,尤其是R型指令与load/store指令的处理。讨论了控制部件设计中的思考,指出单周期设计在处理某些指令时的局限性,如最长延迟决定时钟周期、关键路径问题。同时,文章提及中断和异常的处理时机,并对比了单周期设计与流水线技术的性能差异。
摘要由CSDN通过智能技术生成

第3章 单周期MIPS处理器的设计
1、add, sub, addi, subi, lw, sw, beq, j 每条指令在单周期处理器中的执行逻辑
2、上述指令的指令编码、代码、功能以及在单周期中的数据通路,条件分支指令的地址计算、单周期各功能部件的控制信号值判断
3、中断和异常的处理时机

在这里插入图片描述

一、MIPS指令

在这里插入图片描述
注:时钟部件
在这里插入图片描述
在这里插入图片描述

二、数据通路

在这里插入图片描述
在这里插入图片描述

  • 13
    点赞
  • 70
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值