关于FPGA核心bug解决

51 篇文章 73 订阅 ¥99.90 ¥299.90
本文分享了三个FPGA应用中遇到的核心bug及解决经验:1) 在FPGA视频数据缓存中,通过状态机修复数据乱序问题;2) 对于FPGA实现的交换机,通过优化资源利用率和布线解决时序违规;3) 在数据采集系统中,通过处理跨时钟域问题避免丢帧。作者提供交流邮箱,期待更多讨论。
摘要由CSDN通过智能技术生成

1 解决FPGA核心BUG之一

第一家公司以FPGA作为核心处理器,FPGA采集6路视频数据,采用外部存储器DDR进行数据缓存。

问题描述:

FPGA同事使用verilog语言进行编码,使用三段式状态机进行6路数据轮询DDR写操作和读操作。偶尔出现数据6路数据存储乱序,设计方案为有序存储。

解决问题:

项目即将交付,领导将该bug交给了我,为了表现自己以及为了项目进度。FPGA小组通过代码走查,方案确认,加班加点,终于找到了问题所在,状态机跑飞了。

2 解决FPGA核心BUG之一

第二家公司以FPGA作为核心处理器,使用FPGA实现交换机。

问题描述:

使用FPGA实现交换机所有协议,FPGA资源占用率为85%以上。结果经常出现生成bit文件有时序违规或者不能生成bit文件。

解决问题:

FPGA领导负责时序违规问题,几乎每次修改代码都会出现上述问题,一直不能根本解决。出于好奇,什么问题能有这么难,难到公司没有人解决,经过1个月的充电,最终还是解决了该问题。主要是降低资源利用率和布线问题。


3 解决FPGA核心BUG之一

第三家公司以FPGA作为核心处理器,使用FPGA实现数据采集。

问题描述:

使用FPGA实现数据采集,采集数据上报给其他处理器。AD采集数据上报给处理器,偶尔丢帧。

解决问题:

FPGA专业人员稀缺,导致没有技术积累,丢帧主要原因是跨时钟域问题。

4 结束语

希望对你有帮助,如果遇到问题,可以一起沟通讨论,邮箱:jhqwy888@163.com。

  • 5
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

宁静致远dream

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值