自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(26)
  • 收藏
  • 关注

原创 比例运放电路

比例运算电路_比例运算电路和反相比例运算电路-CSDN博客

2024-05-07 14:31:41 227

原创 解决指南:将电解电容器替换为MLCC的指南修订

随着近来MLCC的大容量化,各种电解电容器正在被MLCC取代。通过替换为MLCC,具有可实现小型化和低剖面化,有助于减少占板空间,通过低ESR来降低纹波电压,进而通过自发热更少来提高可靠性等各种优点。另一方面,作为MLCC的优点低ESR也会引起异常振荡和反谐振。另外,需要注意的是,高介电常数系统(种类2)的MLCC具有当施加直流电压时电容发生变化的特性。TDK拥有丰富的MLCC阵容,支持从各种电解电容器的置换。希望通过选用适合的MLCC,能够助您提升产品的可靠性。

2024-03-07 16:37:03 1106

原创 各种电容器的优缺点

因此,在去耦应用中,常常可以看到较大值电容与较小值电容并联。电容并联组合覆盖的频率范围比组合中任何一个电容的频率范围都要宽。多层陶瓷(MLCC)表面贴装电容的极低电感设计可提供近乎最优的RF旁路,因此越来越频繁地用于10 MHz或更高频率下的旁路和滤波。对于高频应用中的这些及其他电容,通过选择自谐振频率高于最高目标频率的电容,可确保有用值符合需要。第二个电阻RS(等效串联电阻或ESR)与电容串联, 代表电容引脚和电容板的电阻。电容自谐振频率就是电容电抗(1/ωC)等于ESL电抗(ωESL)时的频率。

2024-03-07 15:55:55 295

原创 i2c介绍

https://www.bilibili.com/video/BV1xQ4y1w74g/?spm_id_from=333.788.recommend_more_video.17&vd_source=614465504b624ea247f4f1fccada307c

2024-03-06 17:56:20 348

原创 UWB - AOA 雷达定位

可以通过一个anchor实现aoa ,一路加个复用器,两路复用一路,然后剩下1路单独。

2024-03-06 17:55:28 349

原创 高速数字电路的阻抗匹配--非常好

阻抗匹配是指信号源、传输线、负载之间的一种搭配方式。由于实际的信号源都是有内阻的,外面接上传输线、负载时,就不可避免地出现内阻和外部阻抗“分压”的情况。在一个低频电路中,假如信号源的电压为Vs,内阻是Rs;外部连接的负载电阻是RL,如下图所示:​假如Vs和Rs是固定的,那么简单分析一下,当RL变大时,负载上的电压Vo会变大,电路中的电流会减小;当RL变小时,负载上的电压Vo会变小,电路中的电流会变大。不难分析出,当RL=Rs时,外部的负载上能获得最大的功率,此时是就是一种“阻抗匹配”。

2024-03-01 11:19:52 1288

原创 搜索效率提升

6 site 限定网址来源 要具体到如cctv.com,www可以不需要 little cat site:gettyimage.com --再gettyimage网站搜索小猫的图片。国际学术期刊论文: 在谷歌学术(与google搜索一样)和sci-hub ,scidown,但sci-hub不支持关键词搜索,只能搜索 论文的完整题目!4 intext 限定内容关键词 内容中含关键词 intitle:"亚运会" intext:"数字人"。intitle:"加拿大" "澳大利亚"

2024-02-24 19:05:06 355

原创 《EMC电磁兼容设计与测试案例分析第3版)》--EMC读后摘要

因此,数字芯片电源引脚旁边100nF的小电容,你可以称之为去耦电容,也可以称之为旁路电容,都是没有错的,如果你要强调的是去耦作用,则应该称其为去耦电容,有些日本厂家的数据手册比较讲究,文中讲的是去耦电路,就会以“旁路(去耦)电容器”来表示。产生规则 的 01010101 …的自谐振点基本不会超过 500 MHz, 0􀆰 01 μF 的表贴裸电容的自谐振点基本在 50~150 MHz之。都用 0􀆰 1 μF 的电容, 一般器件的工作主频在 20 MHz 以下的建议用 0􀆰 1 μF 的去耦电容,

2024-02-18 17:58:01 420

原创 记录 -更新0218-2024

https://e2echina.ti.com/support/microcontrollers/c2000/f/c2000-microcontrollers-forum/291276/tms320f28033-q1-obc-pwm texas的 QA!MIPI摄像头与串行转接模组串行接口csi CAMERA;https://api.eestar.com/article/share/2021/09/cd66c202109232234288178.pdf 兴森阻抗配置总结 第6页非常好!

2024-02-18 17:36:08 343

原创 特征阻抗认识总结

可以形象的想象,一个水平的金属滑梯,其中一段用海绵替换滑梯,如果有一桶水突然炸裂,水从源端开始向前流,波峰一路向前,之前一路不变就是滑梯的原金属底面未变,当走到海绵处则突然被海绵吸收一段时间,等吸饱了,水再继续向前,此时水位低了,向前的冲击波也缓了,这就是类似阻抗不连续(海绵处参考面发生变化,海绵吸水特性类似介电常数方生变化)>介电常数越高,类似传输线到参考面之间的电容会高,那么高频的回流的阻抗就越小,如果传输线到参考面的厚度变大,那么相对减少了与参考面的寄生电容,因为直流的回路和高频的回路完全不一样。

2024-01-05 19:42:47 443 1

原创 记录0105

https://api.eestar.com/article/share/2021/09/cd66c202109232234288178.pdf 兴森阻抗配置总结 第6页非常好!https://community.cadence.com/cadence_blogs_8/b/pcbchn/posts/pcb-i-714352138 有效利用格点系统。来聊聊为啥(终结篇) -- 消除振铃。

2024-01-05 19:42:04 332 1

原创 记录 1218

https://api.eestar.com/article/share/2021/09/cd66c202109232234288178.pdf 兴森阻抗配置总结 第6页非常好!https://community.cadence.com/cadence_blogs_8/b/pcbchn/posts/pcb-i-714352138 有效利用格点系统。来聊聊为啥(终结篇) -- 消除振铃。

2023-12-28 20:25:32 364 1

原创 杂碎-快捷键

环境变量文件有两个,它们分别在系统盘的根目录下的pcbevn 目录中(比如系统在C 盘,那么evn 文件将在c:/pcbevn 下)和程序安装路径下(如Cadence 设计系统程序安装在D:/Cadence 下,则evn 文件将在D:/Cadence/PSD_15.1/share/pcb/text 目录下),前者是本地变量文件,后者是全局变量文件(系统自动建立,即为默认设置)。这样,在 layout 的过程中,会看到如下所示的窗口,动态的显示目前所走的这条线的长度,以及相关的 Net 的长 度。

2023-12-28 20:24:41 754 1

原创 \7-Zip

echo offpause。

2023-12-21 16:29:58 325

原创 看到一段话

我们人类其实也是一样的,我们的大脑就是个可编程生物计算机。我们大脑里的所有思想观念,都是我们从小到大被编程、灌输的结果。我们从小被编了啥样的程序,就决定了我们是啥样的人。大部分人都很难逃出我们自己的认知程序给我们设定的宿命!为啥命可以被算的比较准,为啥俗话说“三岁看八十”,为啥我们小时候的经历能在很大程度上决定我们的一生?因为我们生命最初的那几年,就是我们的大脑在接受出厂编程的时候。而在往后的人生中,我们大部分人都不知道该如何删除和改写掉那些糟糕的出厂编程。

2023-12-11 08:49:47 23 1

原创 view下element排序

Holezoom area?Resist-AResist-BCompArea_ACompArea_BSymbol_ASymbol_BSymbol_B-1drilldrill note。

2023-12-07 13:59:54 20

原创 view视图组合设计

Boundary_INT1 内层1也就是第二层 铜皮轮廓 ..2...3..(如4层板 L1 L4比内电层多个SYMbolA/B )只想看边框和异形孔或超过一定直径的圆孔 5.9 5.0。加过孔的意思就是看钢网和过孔间距什么的。

2023-12-06 20:58:39 18 1

原创 设置窗口左侧view下class\subclass的详细陈列

如图可以很方便查看具体subclass如silkscreen_top和bottom (如查看位号的丝印)以上还可以自定义顺序,顺序调整不能单独调整某个subclass顺序,例如要把末尾silk调到上面。就只能把对应silk的大class也要同时调整一同上调。

2023-12-05 20:05:50 46

原创 【无标题】

首先录制好 组合 ***.color文件(如何录制参考上一文),该文件都要放在view的路径下。其次调用color的参考宏文件,宏文件为**.scr ,TOP.scr。最后env里配置快捷键,参考如下。输入00后即可完成 选择。快捷键调用view 组合。

2023-12-05 19:34:56 12

原创 自己设置view组合并保存引用

先Golobal visibility 中off掉所有设置,然后开始进入display按照逻辑配置添加需要显示的class subclass的选项,然后apply-ok保存即可。设置好后,在view下点击-color view save 就可以保存一份color组文件。在view下就可以查看自己的view组合。

2023-12-04 21:42:36 17

原创 allegro快捷键配置约束

alias 可以ctrl shift F1~12 其它按键等设置,注意Tab Alt是不可以引用的还有x ,y ,i 还有比如ctrl+c也是不可以用的(可能其它程序占用原因吧),F1系统占用不可用。以上注意ctrl对应是~, shift 对应是SF,CTRL+SHIFT:对应CS* ,CTRL+F* 对应CF*分两种 : funckey alias。ctrl+字母的字母要大写。

2023-12-04 21:28:42 343

原创 allegro遇到的Orcad打开假死问题解决

但是在一次orcad和allegro交互,之后存在一次系统更新导致再次打开,orcad界面可以正常加载。1 先输入法--设置--常规--关闭兼容开关 ,好了些,但还是偶尔出现自动退出情况。以上解决可以打开并响应了,但是后来交互时,orcad又常出现非正常自动退出关闭。\Cadence\LicenseManager\licence.dat文件。--还有就是要经常正常定时开关机,不要一致休眠计算机不关机。但无法点击其中任何选项,点中就发白显示程序无响应。修改参考路径 下的 D:\。重新pojie安装172。

2023-12-04 20:55:52 296

原创 看到一个有趣图片

2023-11-28 10:15:09 18

原创 allegro使用技巧

环境变量文件有两个,它们分别在系统盘的根目录下的pcbevn 目录中(比如系统在C 盘,那么evn 文件将在c:/pcbevn 下)和程序安装路径下(如Cadence 设计系统程序安装在D:/Cadence 下,则evn 文件将在D:/Cadence/PSD_15.1/share/pcb/text 目录下),前者是本地变量文件,后者是全局变量文件(系统自动建立,即为默认设置)。在本地变量文件中,主要存放的用户参数设置值(Setup->User Preferences..如库文件所在的路径等)。

2023-11-28 10:12:22 104

原创 PCB生产资料的对接相关文件

钻孔文件(各种电气&非电气孔槽位置,注意是圆形,异形放在板框-根据经验具体已设计厂家要求为准) -drill ncd&图纸。PCB设计好后,需要给到两个机构,一个是PCB板厂,一个是后期的SMT贴片工厂。》》装配图是为SMT贴片生产时用的一张图纸而已,而丝印是PCB生产时要印上去为了后期维修测试用的。》》注意测试点不仅是给工程师调试板子使用,更重要是为产品批量生产做测试,完成质量闭环用。阻焊层(绿油开窗)-soldermask *2gerber。钢网层 --pastmask *2gerber *pdf。

2023-11-28 10:01:13 45

原创 收藏较好的内容

https://community.cadence.com/cadence_blogs_8/b/pcbchn/posts/pcb-i-714352138 有效利用格点系统。https://community.cadence.com/cadence_blogs_8/b/pcbchn/posts/pcb-i-dfx 基础二:DFx规则设定。Altium Designer 教程6节 | 6层板汽车电子PCB设计实战攻略 | PCB设计布局布线进阶课程 | 高速PCB设计 | AD21 | 直播回放。

2023-11-21 19:27:28 42

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除