【元器件】上拉电阻大小选择

使用场景

(1)当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时候就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
(2)OC门必须加上拉电阻,才能使用。
(3)为加大输出引脚的驱动能力,有的单片机管脚上也常用上拉电阻
(4)在CMOS芯片上,为防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
(5)芯片的管脚上加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
(6)提高总线的抗电磁干扰能力。管脚悬空比较容易接收外接的电磁干扰。
(7)长线传输中电阻不匹配容易引起反射波干扰,加下拉电阻是电阻匹配,有效抑制反射波干扰。

阻值选择原则

(1)从节约功耗及芯片的灌电流能力考虑应当足够大;阻值大,电流小。
(2)从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
(3)对于高速电路,过大的上拉电阻可能使边沿变平缓。综合考虑以上三点,通常在1K~10K选取。对下拉电阻的选择也有类似道理

上下拉电阻选择结合开关管特性和下级电路的输入特性进行设定

       主要考虑以下几个因素

(1)驱动能力与功耗的平衡

       以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计时应注意两者之间的均衡

(2)下级电阻的驱动需求

       同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择,应能够向下级电路提供足够的电流

(3)高低电平的设定

       不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在低电平门槛之下

(3)频率特性

       以上拉电阻为例,上拉电阻和开关管源漏级之间的电阻和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。

(4)举个例子

上下拉电阻的选择原则一致。
       OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供。
       设输入端每端口不大于100uA,输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);高电平门限为2V:
       选取上拉电阻时:
       500uA8.4K=4.2即选大于8.4K时输出端能下拉至0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需要200uA。200uA
15K=3V即上拉电阻压降为3v,输出口可达2V,此阻值为最大阻值,再大就上拉不到2v了。选10K可用。CMOS门可参考72HC系列
       设计时管子的漏电流不可忽略,IO口实际电路在不同电平下也是不同的。
       输出电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值