CM3学习-基础知识

Cortex-M3是一个32位处理器,采用哈佛结构,拥有独立的指令和数据总线。其寄存器组包括R0-R15,R14作为链接寄存器,R15作为程序计数器。特殊功能寄存器如PSR用于标识ALU状态和异常处理。中断机制由NVIC管理,支持240条中断和多种异常源。在中断处理中,使用MSP和PSP堆栈指针。启动过程需初始化MSP以应对可能的异常服务例程。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

红叶何时落水

Cortex-M3 是一个 32 位处理器内核。
CM3 采用了哈佛结构,拥有独立的指令总线和数据总线,
CM3 处理器拥有 R0-R15 的寄存器组,而非RSIC-V中的32个,
并且0号寄存器不保持0
R13寄存器用于存放堆栈指针,msp,psp;
msp 异常程序的堆栈指针
psp 用户自定义的非异常程序的指针
非当前堆栈指针必须用特殊的指令来访问(MRS,MSR指令)。
R14 储存PC+4 减少堆栈的读取时间,一般读内存要三个指令周期 入栈的程序返回地址就是R14的值
R15 储存PC 读 PC 时返回的值是当前指令的地址+4
PC 的 LSB 总是读回 0。然而,在分支时,无论是直接写 PC 的值还是使用分支指令,都必须保证加载到 PC 的数值是奇数(即 LSB=1),用以表明这是在 Thumb 状态下执行。
R0-R7 也被称为低组寄存器。所有指令都能访问它们。它们的字长全是 32 位,复位后的初始值是不可预料的。
R8-R12 也被称为高组寄存器。

特殊功能寄存器组只能被 MSR/MRS 指令访问
MRS <gp_reg>, <special_reg> ;读特殊功能寄存器的值到通用寄存器(p75)
MSR <special_reg>, <gp_reg> ;写通用寄存器的值到特殊功能寄存器
当前优先级被存储在 xPSR 的专用字段中。
APSR用于标识ALU的溢出或进位,可以用

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

红叶落水

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值