实验九 基于FPGA的计数译码显示电路设计

基本任务一:利用FPGA硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选
在这里插入图片描述
m100:
在这里插入图片描述
frediv:
在这里插入图片描述
decoder:
在这里插入图片描述

基本任务二:利用FPGA硬件平台上的4位数码管显示m10技术结果
扩展任务一:对7448译码的6和9进行补段
扩展任务二:用按键控制计数器从0-9计数,4位数码管显示技术结果。
在这里插入图片描述
cnt10:
在这里插入图片描述
decoder69:
在这里插入图片描述
key_bounce:
在这里插入图片描述
frediv:
在这里插入图片描述

基本任务三:利用FPGA硬件平台上的6位数码管显示模100计数结果。
在这里插入图片描述
cnt6:
在这里插入图片描述
m100:
在这里插入图片描述
frediv:
在这里插入图片描述
decoder——69:
在这里插入图片描述
m100_2output:
在这里插入图片描述
dig_select:
在这里插入图片描述
code_select:
在这里插入图片描述
display_m100:
在这里插入图片描述
cnt6_add
在这里插入图片描述

  • 33
    点赞
  • 104
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值