这篇博客记录我在用centOS搭建适合模拟集成电路设计的科研环境的过程,主要内容从我的OneNote笔记中整理,一是为了从杂乱的笔记中筛选出有价值的信息,二是希望能帮助更多像我一样的新手少走弯路。
过程中所需要的一些背景知识我尽量附上链接或参考,如有差错,还望指正。
另外为了获得安装过程的屏幕截图,又重装一次cadence相关组件。
以下是博客正文,因为内容较多,我会分成一个专题系列进行叙述。
明确安装目标
一些必要的知识储备
cadence是EDA领域毋庸置疑的老大,广泛用于IC, SoC, PCB设计企业、高校。我们日常说的cadence并不是指某个软件,而是一整套开发环境,在cadence官网可以看到他们为不同的应用领域提供完整的design flow所需的开发环境。根据官网的介绍,candence应该是有5个不同的开发平台,分别是:
- System Design and Verification(系统级设计验证);
- Digital Design and Signoff(嗯这个signoff应该是类似数字设计在tape out之前的确认阶段,不知道理解的对不对);
- Custom IC / Analog/ RF Design(模拟/射频设计&