电子电路基础知识
文章平均质量分 59
Alfred.HOO
专注于IP和SOC验证
展开
-
一文了解上拉电阻和下拉电阻(一)
上拉(Pull Up )或下拉(Pull Down)电阻(两者统称为“拉电阻”)最基本的作用是:将状态不确定的信号线通过一个电阻将其箝位至高电平(上拉)或低电平(下拉),无论它的具体用法如何,这个基本的作用都是相同的,只是在不同应用场合中会对电阻的阻值要求有所不同,从而也引出了诸多新的概念,本节我们就来小谈一下这些内容。如果拉电阻用于输入信号引脚,通常的作用是将信号线强制箝位至某个电平,以防止信号线因悬空而出现不确定的状态,继而导致系统出现不期望的状态,如下图所示:[外链图片转存失败,源站可能有防盗链机原创 2022-01-16 17:04:14 · 4698 阅读 · 0 评论 -
一文了解上拉电阻和下拉电阻(二)
除了前一节讨论的拉电阻基本使用方法外,上拉电阻也可以提升高电平的电压阈值,以便于前后级信号相匹配,比如,TTL逻辑电平驱动CMOS逻辑电平时,我们通常会添加一个上拉电阻R1,如下图所示:我们先来看看TTL电平标准图与CMOS电平标准图,如下图所示:可以看到,TTL逻辑输出的低电平最大值VOLMAX(0.4V)小于CMOS逻辑输入低电平最大值VILMAX(0.3×VCC=1.5V),因此,TTL低电平驱动CMOS逻辑是完全没有问题的,但是TTL逻辑输出的高电平最小值VOHMIN(2.4V)却低于CMO原创 2022-01-16 12:57:20 · 3757 阅读 · 0 评论 -
一文了解推挽输出结构Output_push_pull
拉电阻作为输出(或输入输出)时牵涉到的知识点会更多一些,但本质的功能也是将电平箝位,最常见的输出上拉电阻出现在开集(Open Collector,OC)或开漏(Open Drain,OD)结构的引脚。我们有很多芯片的输出引脚是推挽输出结构(Output Push-Pull),如下图所示(还有一种反相输出的结构,本质也是一样的):推挽输出结构引脚的特点是:无论引脚输出高电平“H”还是低电平“L”,都有比较强的驱动能力(输入或输出电流能力)! 当推挽输出结构的控制信号为低电平“L”时,Q1截止Q2导通,原创 2022-01-16 12:28:56 · 6018 阅读 · 0 评论 -
一文了解开集输出结构open_drain
拉电阻作为输出(或输入输出)时牵涉到的知识点会更多一些,但本质的功能也是将电平箝位,最常见的输出上拉电阻出现在开集(Open Collector,OC)或开漏(Open Drain,OD)结构的引脚。OC(OD)的引脚输出结构有所不同(OC结构存在于三极管,而OD结构存在于场效管,下面以OC输出结构为例,OD输出结构的原理是一致的),如下图所示:当三极管Q1的驱动控制信号为高电平“H”时,Q1饱和导通,将对应输出引脚拉为低电平“L”,如下图所示:但是当控制驱动信号为低电平“L”时,三极管Q1截止,原创 2022-01-16 12:27:48 · 2834 阅读 · 0 评论 -
软核、硬核和固核的区别
软核:把经过功能验证的、可综合的、实现后电路结构总门数在五千门以上的Verilog HDL模型称为软核(soft core)。硬核:把在某一种专用集成电路工艺的(ASIC)器件上实现的、经过检验证明是正确的、总门数在五千门以上的电路结构版图称为硬核。固核:把在某一种现场可编程门阵列(FPGA)器件上实现的、经过检验证明是正确的、总门数在五千门以上的电路结构编码文件称为固核。...原创 2022-01-13 22:15:54 · 6424 阅读 · 0 评论