【异步电路碎碎念3】 —— 跨异步的处理原则

本文探讨了处理异步电路的关键原则,包括寄存器输出以减少毛刺影响,确保信号维持足够时间以保证正确采样,同步过程中避免组合逻辑,处理总线/多比特跨异步的复杂性,接收域的特殊考量,以及异步复位在设计中的重要性。这些原则对于FPGA开发中的异步电路设计至关重要。
摘要由CSDN通过智能技术生成

接 【异步电路碎碎念2】 —— 跨异步引发的电路危机_尼德兰的喵的博客-CSDN博客_异步电路的危害

学习了跨异步的基础概念和引发问题后,继续学习下应该如何处理跨异步的场景。

查询了一些资料后,总结起来跨异步处理的大原则有以下几个。

寄存器输出

跨异步信号推荐是寄存器输出,具体来讲脉冲信号必须由寄存器输出,电平信号根据实际使用场景可以进行选择,当然我觉得吧如果面积不瓶颈的话,都采用寄存器输出是完全没问题的。

脉冲信号不能通过组合逻辑输出必须是寄存器的干净输出,因为组合逻辑在电路中必然存在毛刺,这个毛刺一旦被同步器采集到那么就是一个错误的有效信息传往下级模块,这是应当尽量避免的。

电平信号因为电路本身对跳转沿不敏感,因此对于寄存器输出这项并没有严格的要求。

维持足够时间

源时钟域的信号如果想被目的时钟域时钟采样到(同步器时钟必然为目的时钟),那么信号需要维持足够长的时间。这个时间我看到了几处说法,自己采纳的是T+Tset+Thold+Tskew即目的时钟周期+建立时间+保持时间+最大时间抖动,这么要求的原因当然是保证目的时钟可以顺利的采样到源脉冲信号。

  • 4
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

尼德兰的喵

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值