跨异步本身呢是一种常见的信号处理,不过呢一旦处理不当就会引发多种电路危机,而这些电路危机大多与亚稳态有或多或少的关系。
亚稳态是我们老生常谈的问题了,再来复习一下什么是亚稳态呢。
在数字电路中信号处于非0非1、介于高低电平阈值之间未定义的状态称之为亚稳态。由于数字电路的特点只有高低电平和高阻态能够稳定存在,亚稳态会在0/1之间完全不确定的反复震荡。理论上亚稳态可以在零噪声场景下稳定维持,但是实际应用中不会存在零噪声场景。
下图来源百度百科侵删。
在前端设计中我们主要关心的是触发器亚稳态,当触发器的输入信号无法在亚稳态窗内保持稳定的可采样的电平状态时,那么就进入了寄存器亚稳态,我们既无法预知最终的输出电平也无法预知何时会稳定到最终的输出电平上。亚稳态窗即由触发器的建立时间和保持时间在时钟上升沿左右定义的时间窗口,setup time + hold time即亚稳态窗的长度,亚稳态窗由器件本身物理属性所决定一般来说工艺越新亚稳态窗会越短,但是更新的工艺并不意味着亚稳态的传播会变短(这点我理解和电压的关系更大,nm值越小越不能上高电压否则会发生击穿,电压越低那么稳定时间就会越长,这一点再问问后端大佬)。
亚