使用Quartus II做FPGA设计遭遇的一些问题

文章指出在原理图设计中遇到的两个常见错误:1)端口命名必须包含宽度信息,如[7..0],以避免Widthmismatch错误;2)错误的总线连接风格会导致Error275028和275029。建议遵循模块端口命名规则并修正连线问题。
摘要由CSDN通过智能技术生成

问题1:Error:Width mismatch in pin_name – source is
。。。

这个是原理图设计部门IO端口的命名问题,要求命名中也必须包含端口宽度。比如:

在这里插入图片描述

由于输出是8位的,所以对于输出端口的命名,你必须要包含[7..0],仅仅命名为
q就会出现上述的错误。所以建议OUTPUT、INPUT的命名建议就用模块中端口的
名字。自己不要做什么修改。

**问题2:Error (275028): Bus name allowed only on bus line – pin “data[7…0]” Error (275029): Incorrect connector style at port “test_data[7…0]” for symbol “inst” of type top

出现上述类似的问题,说明你的连线出现了问题。做出如下替换。

在这里插入图片描述

  • 9
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值