DDR3基本概念2 - 上电复位时序

复位信号RESET#和时钟使能信号CKE信号之间要求满足以下时序:

在这里插入图片描述

对上图中的1, 2, 3和4说明如下:

1)CKE在RESET#有效区间,可以有一段时间不稳定
2)在RESET#释放之前,要求CKE必须在10ns之前稳定为0
3)RESET#释放之后,需要等待500us之后,CKE才可以置为1
4)在电源稳定后,RESET# 需保持至少200us

在RTL设计的仿真阶段,200us的reset#时间可能需要很长的仿真时间,为加快仿真在testbenches 中可以考虑缩短至如1us,忽略DDR controller的行为级仿真模型模型报出的200us的最小复位时间要求. 比如:

task reset;//verilog task

begin

    $display("Ignore initial reset period warining during func simulaiton");

    ...

end

endtask

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值