某笔试1(ZX)

本文是一份关于FPGA的基础知识和笔试题目的总结,涵盖了可编程I/O、Slice结构、FPGA仿真工具、HDL代码命名规范、DDRIO、FPGA内部资源如BRAM和LUT、时序逻辑设计等多个方面的内容。通过对这些问题的解析,帮助读者理解和掌握FPGA的基本概念和技术要点。
摘要由CSDN通过智能技术生成

1、下列错误的是 B

可编程I/O的1个banl只能设置1个电压

可编程I/O的1个bank只能设置一种电平标准

可编程I/O能够支持多种电平标准

可编程I/O支持三态输出

2、关于Slice说法错误的是 D

SliceM除具有存储功能外,还包括进位链、多路复用器、查找表LUT和可变长度的移位寄存器

Slice中含有多路复用器

SliceX不具有存储功能,也没有进位链

SliceL具有存储功能,也没有进位链

 文档为ug384

3、FPGA仿真工具不包括 B

QuestaSim

Synplify

Modelsim

VCS

 

Synplify是逻辑综合工具

4、正确的是 D

FPGA是全称为复杂可编程逻辑器件

在INTEL公司生产的器件中,MAX7000属于FPGA

FPGA是基于乘积项结构的器件

基于SRAM的FPGA器件,每次上电后必须进行一次配置

 

FPGA全称为现场可编程逻辑器件,CPLD为复杂可编程逻辑器件;MAX7000是CPLD;GAL、CPLD之类都是基于乘积项的可编程结构,即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构。

5、关于HDL代码命名规范描述正确的是 B

可以使用破折号和连续的下划线

常量可以用小写字母

文件名应由字母、数字及下划线组成,首字符可以为数字

文件名和信号名不宜超过32个字符

 

不能使用破折号;C好像正确

6、DDIO可以实现两倍于工作时钟速率的信号传递,同时可以非常方便地实现时钟信号的()度相移输出 

180

360

90

270

 

DDIO:Intel的Data Direct I/O 技术,不确定选啥

  • 5
    点赞
  • 38
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值