组原4_指令系统设计 CISC 和 RISC

 

 

CISC 复杂指令集         RISC 精简指令集

 

 

 

这里的存储部件 不是主存,而是为了实现复杂指令集这样的设计在 CPU 中专门设置了一个小的存储部件。

 

 

 

 

可访存指令:
对于 RISC 来说,访问存储器的操作也被抽象成一个小的动作。所以只有访存指令才可以访存。
对于 CISC 来说,更关注的是整个任务怎么去完成,这一整个任务所要完成的任务都包含在了这条指令中,所以每条指令基本上都可以访存。

 

通用寄存器数量:
CISC 每条指令考虑的是整条指令要完成的任务,因此一个单独的任务是一口气完成的,需要的存储的中间结果是比较少的;另一方面,对 CISC 体系,在硬件上主要面积分配给了指令的控制。因此通用寄存器数量可以做的比较少。

RISC 每条指令完成的是一个比较小的动作(可以在一个周期内完成),设计的时候也是尽量多的将常用的小的动作提取出来,单独用一条指令来实现(每条指令都比较常用)。由于是需要多条指令配合来完成一个任务,就可能产生比较多的中间结果,所以通用寄存器数量较多。

 

流水线的实现在于同一时刻让不同指令占用不同的硬件资源。

 

 

 

 

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值