Xilinx高速接口之GTP

简介

开坑计划中,主要参考ug482
主要讲解结构以及原语
以及时钟路由和一些其他的
GTP_COMMON还好,需要设置的不多,原语也短,
GTP_CHANNEL需要设置的东西真多,原语也长
还好有官方参考例程以及自动生成的原语例化
不然人没了
如果不更新就把这篇删了
基本都是翻译,本来想挑重点讲,但是重点基本都在前两章。我都看的差不多了,现在先更新后面的。
就介

tx通道结构

  每个收发器通道都有一个独立的发射机,由PCS和PMA组成,
在这里插入图片描述
  GTP中tx通道的关键元器件有:
    FPGA的TX接口;
    8b/10b编码;
    

FPGA TX Interface

  TX Interface是FPGA与GTP收发器的接口,用户通过TXUSECLK2的时钟上升沿将数据写入,用户端口数据宽度可以配置成两个或者四个字节,实际宽度取决于TX_DATA_width属性和TX8B10BEN端口设置。端口宽度可以为16、20、32和40位,接口处的时钟(TXUSECLK)的速率由TX线速率、TXDATA端口宽度以及是否启用8B/10B编码决定。

  • 2
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值