AD9288的介绍和使用

本文详细介绍了AD9288双通道100MSPS ADC的特性,如低功耗、宽带、模拟输入规格、工作模式控制和模拟输入保护。重点讲解了DFS引脚和S1/S2引脚的作用,以及如何利用双通道拼接模式提高采样效率。此外,还提供了使用注意事项和高速设计实践建议。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

特性

双8位40MSPS、80MSPS、100MSPS采样率ADC
低功耗:每个通道100MSPS采样率时功率仅为90mW
片内集成了参考电压、跟踪保持电路
每个通道475 MHz模拟带宽
模拟输入带宽为41MHz时信噪比为47dB(SNR = 47 dB @ 41 MHz)
每个通道1 Vp-p 的模拟输入
单电源(3V)供电(范围为2.7 V to 3.6 V)
Standby mode for single-channel operation
Twos complement or offset binary output mode
Output data alignment mode
Pin-compatible 10-bit upgrade available
两个通道可独立工作

内部框图

在这里插入图片描述
AD9288由两个跟踪/保持放大器、两个ADC、两个时钟模块、一个内部参考电压模块、两个数据输出模块组成。

引脚图

在这里插入图片描述
在这里插入图片描述

DFS引脚

数据格式选择。此引脚为低电平时数字输出为二进制输出,此引脚为高电平时数字输出为二进制补码形式输出。

S1、S2引脚

S1、S2引脚用来控制AD9288的工作模式:
在这里插入图片描述
  当S1设置为1,S2设置为0 时,AB两通道都正常工作,如果两通道输入相同的时钟,那么两通道的数字输出都在时钟上升沿,数据是对齐的。但是当两个通道的时钟不同的时候,那么两个通道的数字输出都在各自时钟的上升沿,此时数据是不对齐的。
在这里插入图片描述
在这里插入图片描述

  当S1设置为1, S2设置为1 时, AB两通道都正常工作,如果两通道输入相同的时钟,此时,A 通道的数据输出仍在时钟的上升沿,而B通道的数字输出被延后了半个时钟周期,B通道的数字输出在B 通道时钟的下降沿,数据是不对齐的。但是当两个通道的时钟不同的时候,而且两个时钟相位相差180°时,B通道的数字输出被延后了半个时钟周期,那么两个通道的数字输出都在A通道时钟的上升沿,此时数据是对齐的。
在这里插入图片描述
  当S1、S2都设置为1时,AD9288工作在双通道拼接模式。所谓拼接模式即是允许使用者将B通道输出数据错位半个周期。也就是说,向A、B两个通道提供相同的采样时钟(CLK_A=CLK_B),对同一信号进行采样。两通道的数据同在CLK_A上升沿有效。这样,在输出时B通道的数据就和A通道的数据相差180度相位。从而,使采样率达到了普通工作模式下的2倍。这一功能是非常有用的:如果用100MSPS的采样率对20MHz信号进行采样每个周期只能得到5个采样点,只能基本恢复和再现信号波形,如果利用相同的时钟,工作在拼接模式,将一个被测信号同时送入两个通道,就可以得到10个采样点,重现波形的效果会得到很大改善。我们在实际使用中,令其工作在普通模式下,两通道采集相互独立,即S1=1,S2=0。

  同时从上面的时序图中可以知道AD9288的采样过程:在检测到ENCODE的上升沿时,AD9288即开始对该时刻(记为第N点)的信号进行追踪、保持、采样量化编码,该过程需要tA时间(300ps),tA时间后采样才完成,完成后AD9288就进入保持状态直到下一个时钟上升沿到来。从上图可以看到第N点的采样值要在8个时钟后才会输出,因此每次读到的ADC值实际上是8个时钟前的值。

模拟输入

  AD9288的模拟输入是一个差分缓冲器。为获得最佳动态性能,AIN和AIN处的阻抗应匹配。在设计AD9288的模拟输入级时应特别小心,以防止输入过驱动时损坏和损坏数据。标称输入范围为1.024 Vp-p,以VD×0.3为中心。
  输入缓冲区是差分的,两组输入都是内部偏置的。这允许最灵活地使用交流或直流以及差分或单端输入模式。

参考电压

  AD9288(REFOUT)内置稳定准确的1.25 V电压基准。在正常操作中,通过将针脚5(REFINA)和针脚7(REFINB)捆扎到针脚6(REFOUT)上使用内部参考。可以通过改变施加到AD9288的参考电压来调整输入范围。当参考值调整±5%时,不会出现明显的性能下降。ADC的满标度范围跟踪线性变化的参考电压。

使用注意

  使用AD9288时,必须遵循良好的高速设计实践。为了获得最大效益,去耦电容器应在物理上尽可能靠近芯片,最小化芯片引脚和电容器之间的轨迹和通孔电感(AD9288/PCB评估板上使用0603表面安装电容器)。建议在每个电源接地引脚对处放置0.1µF电容器,用于高频去耦,并包括一个10µF电容器,用于本地低频去耦。VREF IN引脚还应通过0.1µF电容器去耦。还建议使用分离电源平面和连续接地层(参见评估板部分)。数据输出迹线应短(<1英寸),以最大限度地减少切换时的片上噪声。

  任何高速A/D转换器都对用户提供的采样时钟的质量非常敏感。跟踪保持电路本质上是一个混频器。时钟上的任何噪声、失真或定时抖动都与A/D输出处的所需信号相结合。因此,在设计AD9288的编码(时钟)输入时非常小心,建议用户适当考虑时钟源。编码输入完全兼容TTL/CMOS。

  数字输出与TTL/CMOS兼容,功耗更低。在待机期间,输出缓冲器转换为高阻抗状态。数据格式选择选项支持两个补码(设置为高)或偏移二进制输出(设置为低)格式。

声明:该设计来自阿莫论坛,设计资料仅供学习参考,不可用于商业用途。 这个版本的PCB是根据一款市售的通用壳体设计的,也就是有“外壳”,如果能用阿莫的机器给开孔那就解决了很多网友(包括我)头疼的外壳问题! 本来这个版本的示波器是使用PSP的液晶屏,试验下来发现功耗要比现在所使用的这款3.5寸的大,其实这个屏的分辨率要略高于PSP的480*272,现实更加细腻,只是没有4.3寸的屏看起来爽。 FPGA双通示波器作品实物图展示: FPGA双通示波器性能参数: 通道数:2通道 模拟带宽:30MHz 采样率:双通道,每125Msps 垂直精度:8bit 存储深度:每通道不小于8KB 电压灵敏度:10mv/div~5v/div(1:1探头) 扫速范围:100ns/div~5s/div FFT功能:1024点FFT X-Y功能 触发方式:单次、正常、自动,触发电压可调并带有超前触发功能 480*320/3.5寸高分辨率液晶显示器。 工作电压:6.2V~9V,推荐使用8V稳压电源 最大电流消耗:350mA(8V),因为数字部分使用DC/DC稳压电路,所以电流消耗与供电电压有一定关系。 按键功能: s0:模式选择(选择示波器FFT) s1:通道选择(分别为:通道1,通道2,双通道X-Y模式即李莎育图) s2:触发方式选择(分别为:自动上升沿,自动下降沿,正常上升沿,正常下降沿) s3:触发通道选择(触发通道在单通道时默认为当前通道,不能选择,只有在双通道X-Y模式下可选) s4:存储深度选择(分别为:1000点,2000点,4000点,8000点每通道选择)注:在低扫速下使用地存储深度可以获得较好的实时性 s5:输入耦合选择(分别为交流耦合AC直流耦合DC两种方式) s6:上下键功能选择(设置上下键的功能,分别为灵敏度ATT、基线位置Level、触发电平TrigY) 注:s12s10为1通道的上下键,s13s11为2通道的上下键 s7:左右键功能选择(设置左右键的功能,分别为扫速控制Speed触发水平位置设置TrigX)注:s14s15为左右键 s8:单次触发(单次触发功能,只有触发模式为正常情况下可以用,自动模式下不可用) s9:运行停止键
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

qlexcel

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值