【Verilog语法005】Quartus不优化寄存器属性

使用SignalTap II Logic Analyzer观察信号,有时要观察的信号会被Quartus优化掉,这种情况下可以给信号指定属性。以下例子均使用Verilog。

1. 如果是组合逻辑信号,可以使用keep属性:

(* keep *) wire sig;

2. 如果是寄存器,并且不是零扇出,可以使用preserve属性:

(* preserve *) reg sig;

使用preserve有以下限制:

    1)不会从该寄存器推断出状态机;

    2)对零扇出寄存器无效。

3. 如果是寄存器,并且是零扇出的(没有其他用处,定义了一个reg,对此reg赋值一个常数(版本号),没有其他模块或者always用到此reg ),可以使用noprune属性:

(* noprune *) reg sig;

noprune支持以下系列:Arria series, CycloneIII, CycloneIV, StratixIII, Stratix IV, and StratixV。

转载于:https://www.cnblogs.com/kathywh/p/9093972.html

  • 3
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Quartus是一款由Intel(前身为Altera)公司开发的集成电路设计软件。Verilog是一种硬件描述语言(HDL),用于描述数字系统的行为和结构。因此,Quartus Verilog是指在Quartus软件中使用Verilog语言进行电路设计。 Quartus Verilog可用于设计各种数字电路,包括处理器、存储器、控制电路等。用户可以使用Verilog语言来描述电路的逻辑功能和数据流,并在Quartus软件中进行仿真、优化和综合,最终生成可编程逻辑器件(FPGA)的配置文件或应用特定集成电路(ASIC)的物理布局。 Verilog语言是一种硬件描述语言,类似于C语言,但在语法和语义上有所不同。它使用模块化的设计方法,允许用户将电路划分为多个模块,每个模块负责特定的功能。Quartus提供了集成的开发环境,使得用户可以方便地使用Verilog语言进行电路设计、仿真和综合。 Quartus软件具有强大的功能和易于使用的界面,使得初学者和专业设计师都可以充分利用Verilog语言进行电路设计。它支持多种开发板和FPGA芯片,并提供了丰富的库文件,包括逻辑门、寄存器、时钟管理器等,以便用户快速建立复杂的数字系统。 总之,Quartus Verilog是一种在Quartus软件中使用Verilog语言进行电路设计的方法。它为用户提供了一个强大而易于使用的工具,用于设计和优化各种数字电路,并能生成可编程逻辑器件的配置文件或应用特定集成电路的物理布局。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值