自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(42)
  • 收藏
  • 关注

原创 DDR3 (四)

DDR3的FPGA开发

2024-07-08 11:08:50 501

原创 DDR3(三)

DDR中的预取与突发

2024-07-06 22:13:08 1448

原创 DDR3(二)

本节介绍DDR和DDR2

2024-07-05 09:15:51 730

原创 DDR3(一)

SDRAM是DDR3的基础,在学习DDR3之前,我们先来学习一下SDRAM的相关知识。

2024-07-03 20:48:22 942

原创 Vivado MIG ip核使用教程(三)

DDR3 MIG IP核使用

2024-04-12 14:25:30 735

原创 FPGA笔试面试题目记录

FPGA相关笔试面试题目记录

2024-04-06 11:51:18 642

原创 Vivado MIG ip核使用教程(二)

Vivado MIG ip核各接口介绍

2024-02-28 17:22:45 1336

原创 Vivado MIG ip核使用教程(一)

Vivado软件中MIG ip核的使用流程

2024-02-24 21:14:33 1108

原创 FPGA中二进制数的运算

FPGA中二进制数的运算

2023-01-06 11:14:12 1357 1

原创 扰码原理以及matlab实现

扰码的原理及matlab实现

2022-12-23 16:59:47 2591

原创 turbo编码原理以及matlab实现

turbo编码及matlab实现

2022-12-16 20:05:06 7457 4

原创 CRC校验的matlab仿真和verilog实现

CRC校验的matlab仿真和verilog实现

2022-11-28 20:09:52 1311

原创 升余弦滤波器的FPGA实现

升余弦滤波器的FPGA实现

2022-11-18 16:20:14 1716

原创 从ROM中读取数据时序分析

从rom ip核读取数据时,使用output register对时序的影响

2022-11-10 20:35:03 1443

原创 m序列的FPGA实现

反馈移存器产生m序列,FPGA实现

2022-11-07 20:46:22 668

原创 使用case语句时会产生锁存器的情况

使用case语句时会产生锁存器的情况

2022-07-11 19:49:18 543

原创 升余弦滤波器与无码间串扰(二)

升余弦滤波器的matlab仿真

2022-04-18 11:30:38 2619 1

原创 全数字锁相环(二)

介绍锁相环的组成以及性能参数

2022-04-16 21:35:39 2586

原创 全数字锁相环(一)

全数字锁相环、同步

2022-04-15 17:56:37 1861

原创 FPGA的同步复位与异步复位

fpga中的同步复位和异步复位

2022-04-08 19:10:09 873

原创 升余弦滤波器与无码间串扰(一)

ISI、基带传输系统、带通传输系统

2022-04-08 16:03:36 5788 3

原创 内插与抽取

内插和抽取都是改变数字信号采样率的方法,内插用于调制端,抽取用于解调端为什么进行内插和抽取?内插和抽取的目的是改变数字信号的采样率。在调制端内插,增加数字信号的采样率,以使码片速率满足DA的输入要求。在解调端抽取,降低数字信号的采样率,以使后续硬件处理速度能跟上数字信号的速率。采用几倍内插、抽取?采用几倍内插、抽取要结合具体硬件来看,如:DA的输入信号速率,FPGA的处理速度等。如果内插之前的数据速率就满足DA要求,则可以不进行内插,直接把数字信号送给DA内插实现方法内插0后低通滤

2022-04-08 10:28:26 3327

原创 verilog时钟使能

verilog时钟使能

2022-02-14 11:59:45 5307

原创 verilog时钟问题

1.时钟IP核分频也有精度,当输入时钟和输出时钟频率不是整数倍的时候,可能会有误差。如:用时钟IP核,输入时钟是50MHz,输出时钟是25.6MHz,输出频率的周期会有0.001ns的误差,但是误差极小,不影响使用2.仿真精度最大到0.001ns3.时钟IP核可以分出MHz的信号,小频率的用计数器分,当不是整数倍的时候会有误差4.ROM IP核给的时钟是系统时钟,IP核把这个当作基准时钟,换其他时钟也可以5.一个工程里的always块尽量用同一个时钟来驱动,一个系统里基本保持一个统一的系统时钟 这

2022-02-13 20:16:58 2256

原创 matlab产生BPSK信号

matlab产生BPSK信号

2022-01-09 15:36:56 8261 1

原创 Vivado将output定义为reg时遇到的问题

Vivado将output定义为reg时遇到的问题

2021-11-22 21:03:23 5302

原创 verilog用计数器写一个分频模块

将100MHz的系统时钟分频为10kHz和0.5Hz

2021-10-19 19:04:55 3209 7

原创 verilog中的阻塞和非阻塞赋值

verilog阻塞和非阻塞赋值语句

2021-10-16 17:13:33 4379 1

原创 Verilog变量声明

介绍Verilog中wire和reg变量的使用

2021-10-01 11:17:22 1948

原创 如何写Verilog仿真文件

testbench的编写

2021-10-01 10:26:28 8195 1

原创 Verilog基础

Verilog基础包含:wire、always、output、input、时间刻度尺

2021-09-30 22:06:14 558

原创 离散系统的零极点分布图

zplane函数impz函数

2021-02-18 20:25:19 7014 1

原创 用matlab绘制系统函数的DTFT

matlab中的freqz函数

2021-02-18 18:52:51 12730

原创 matlab绘制二维曲线——plot

plot函数的用法

2021-01-25 22:38:50 577

原创 matlab基础——矩阵

复数矩阵、行向量、结构矩阵、单元矩阵

2021-01-25 19:36:01 403

原创 matlab实现DIT-FFT

基2-FFT算法利用matlab编写DIT-FFT算法,计算信号的离散频谱,结果保存到y中,利用matlab内置FFT函数计算信号的离散频谱并保存到y0中输入信号x(t)=1.5cos(2Π✖f1✖t)+cos(2Π✖300t)+0.5cos(2Π✖f2✖t)采样频率fT=1000HZ采样点数N0function y=testfft()%输入f1、f2、取样点数N0f1=input('请输入f1 ');f2=input('请输入f2 ');N0=input('请输入N0

2020-11-19 10:38:07 3333 1

原创 模电笔记 基本运算电路

介绍基本运算电路:比例运算电路、加减运算电路、积分和微分运算电路

2020-08-09 20:48:23 2721

原创 模电笔记 反馈

介绍反馈,四种组态的反馈及其判断方法

2020-08-03 21:21:37 3218

原创 模电小知识之放大电路

本文解释了放大电路中地的含义,介绍了静动态分析和偏置,有利于初学者理解放大电路的工作原理

2020-07-30 16:30:09 1739

原创 模电笔记 差分放大器1

学习模电过程中的心得,本文介绍差放、共模和差模信号

2020-07-30 12:31:43 1282

通信物理层turbo编码matlab代码

通信物理层turbo编码matlab代码,按照FPGA实现逻辑编写,代码中包含coe文件的产生

2024-06-01

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除