I2S 总线接口

I2S(Inter-IC Sound)总线有时候也写作IIS,I2S是飞利浦公司提出的一种用于数字音频设备之间进行音频数据传输的总线。和I2C、SPI这些常见的通信协议一样,I2S总线用于主控制器和音频CODEC芯片之间传输音频数据。因此,要想使用I2S协议,主控制器和音频CODEC都得支持I2S协议。I2S接口需要3根信号线(如果需要实现收和发,那么就要4根信号线,收和发分别使用一根信号线):

  • SCK:串行时钟信号,也叫做位时钟(BCLK),音频数据的每一位数据都对应一个SCK,立体声都是双声道的,因此SCK=2×采样率×采样位数。比如采样率为44.1KHz、16位的立体声音频,那么SCK=2×44100×16=1411200Hz=1.4112MHz。
  • WS:字段(声道)选择信号,也叫做LRCK,也叫做帧时钟,用于切换左右声道数据,WS为“1”表示正在传输左声道的数据,WS为“0”表示正在传输右声道的数据。WS的频率等于采样率,比如采样率为44.1KHz的音频,WS=44.1KHz。
  • SD:串行数据信号,也就是我们实际的音频数据,如果要同时实现放音和录音,那么就需要2根数据线。不管音频数据是多少位的,数据的最高位都是最先传输的。数据的最高位总是出现在一帧开始后(LRCK变化)的第2个SCK脉冲处。

另外,有时候为了使音频CODEC芯片与主控制器之间能够更好的同步,会引入另外一个叫做MCLK的信号,也叫做主时钟或系统时钟,一般是采样率的 256倍或384倍。

下图就是一帧立体声音频时序图:
在这里插入图片描述

I2S 时序图

下图是采用逻辑分析仪抓取到的一帧真实的音频时序图:

在这里插入图片描述

真实的 I2S 时序图

上图中通道0 是LRCK时钟,通道1 为BCLK,通道2 是DACDATA,通道3 是MCLK。

随着技术的发展,在统一的I2S接口下,出现了不同的数据格式,根据DATA数据相对于LRCK和SCLK位置的不同,出现了Left Justified(左对齐)和Right Justified(右对齐)两种格式,这两种格式的时序图如下图所示:

在这里插入图片描述

I2S 左对齐和右对齐数据格式

  • 1
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
I2S总线接口的设计可以使用Verilog语言来实现。在设计中,需要考虑到FPGA与数字音频芯片之间的信号连接和时序。引用提到了设计一个FPGA与数字音频芯片的I2S接口时序,这意味着需要设计和实现与I2S总线相关的时钟信号(MCLK,BCLK)和数据信号(LRCK,SDATA)的生成和处理。 在Verilog代码中,可以定义输入和输出端口来连接FPGA和音频芯片。引用提到了常见的信号,如MCLK(主时钟),SCLK(数据时钟),LRCK(左右声道选择),SDAT(音频数据),RST(复位信号)和MODE(工作模式选择)。可以根据具体需求在代码中定义这些信号。 接下来,需要根据I2S总线的时序要求来生成时钟和数据信号。例如,可以使用计数器来生成BCLK(位时钟)信号,根据BCLK的边沿来采样和传输音频数据。还可以根据LRCK的边沿来选择左右声道。 随后,需要根据数据要求来处理音频数据。可以使用移位寄存器来将音频数据从SDAT输入并移位到输出端口。在代码中还可以实现复位功能,以及根据MODE信号来选择不同的工作模式。 在设计I2S总线接口时,还需要考虑时序同步和时钟域的问题,以确保数据的准确传输。可以使用FPGA的时钟域划分和时钟同步技术,以及适当的寄存器和状态机来实现。 总的来说,设计I2S总线接口的Verilog代码需要考虑与FPGA和音频芯片之间的信号连接和时序要求,并且根据具体的应用需求来生成和处理时钟和数据信号。可以参考引用中提到的时序设计和引用中给出的Verilog代码作为参考。<span class="em">1</span><span class="em">2</span><span class="em">3</span> #### 引用[.reference_title] - *1* [[Craftor原创] I2S总线接口设计(Verilog)](https://blog.csdn.net/weixin_30527143/article/details/96956435)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v93^chatsearchT3_1"}}] [.reference_item style="max-width: 50%"] - *2* *3* [I2S DAC的Verilog实现](https://blog.csdn.net/snutqq/article/details/120347969)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v93^chatsearchT3_1"}}] [.reference_item style="max-width: 50%"] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值