FPGA知识积累【5】

1.各种存储器

①SRAM:静态随机存储器,存取速度快,但容量小,掉电后数据会丢失,制造成本较高,通常用来作为快取(CACHE) 记忆体使用。

②FLASH:闪存,存取速度慢,容量大,掉电后数据不会丢失

③DRAM:动态随机存储器,必须不断的重新的刷新(REFRESHED) ,价格比SRAM便宜,但访问速度较慢,耗电量较大,常用作计算机的内存使用。

④SSRAM:同步静态随机存取存储器。对于SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。

⑤SDRAM:即同步动态随机存取存储器,需要刷新操作。

⑥DDRSDRAM:双倍速率同步动态随机存储器,既然是SDRAM,就都要进行刷新操作。

2.四种复用方式

首先要知道什么是复用:共享通信通道。
在这里插入图片描述
在这里插入图片描述

①频分多路复用(FDMA):通信过程中自始至终都占有某个频带

②时分多路复用(TDMA):将时间划分为多段等长的时分复用帧(有资源浪费)

③码分多路复用(CDMA):用各路信号码型结构正交性而实现复用(防干扰)

④波分多路复用(WDMA):多个载波同时在一根光纤上传输(单模光纤有充分带宽)

3.分析电路逻辑

①从输入端开始,逐级推导出输出端的逻辑函数表达式

②根据输出函数表达式列出真值表

③概括处电路的逻辑功能

4.防止亚稳态的措施

①降低系统时钟频率

②用反应更快的FF

③引入同步机制,防止亚稳态传播(打两拍、异步fifo等)

④改善时钟质量,用边沿变化快速的时钟信号

5.基尔霍夫定律

有两个:

①电流定律(KCL):在集总电路中,在任一瞬时,流向某一结点的电流之和恒等于由该结点流出的电流之和。

②电压定律(KVL):在集总电路中,在任一瞬间,沿电路中的任一回路绕行一周,在该回路上电动势之和恒等于各电阻上的电压降之和。

6.有源无源滤波器

无源滤波器:这种电路主要有无源元件R、L和C组成,可滤除某一次或多次谐波

有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点,利用可关断电力电子器件,产生与负荷电流中谐波分量大小相等、相位相反的电流来抵消谐波的滤波装置

①集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。

②集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

③无源滤波器只能滤除固定次数的谐波;但完全可以解决系统中的谐波问题,解决企业用电过程中的实际问题,且可以达到国家电力部门的标准;有源滤波器可动态滤除各次谐波。

④无源滤波由于其价格优势、且不受硬件限制,广泛用于电力、油田、钢铁、冶金、煤矿、石化、造船、汽车、电铁、新能源等行业;有源滤波器因无法解决的硬件问题,在大容量场合无法使用,适用于电信、医院等用电功率较小且谐波频率较高的单位,优于无源滤波。

7.FPGA设计流程

①设计输入:Verilog或VHDL编写代码

②前仿真(功能仿真):设计的电路必须在布局布线前验证电路功能是否有效

③设计编译(综合):设计输入之后就有一个从高层次系统行为设计向门级逻辑电路设转化翻译过程

④优化:对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果代替一些复杂的单元,并与指定的库映射生成新的网表,这是减小电路规模的一条必由之路

⑤布局布线

⑥后仿真(时序仿真):需要利用在布局布线中获得的精确参数再次验证电路的时序

⑦生产:布线和后仿真完成之后,就可以开始投产

8.FPGA芯片结温

一般来说FPGA分为商用级和工业级两种(也有汽车级、航天级),商用级的芯片可以正常工作的结温范围为0 ~ 85摄氏度,而工业级芯片的范围是 -40 ~ 100摄氏度。 工业FPGA较为广泛使用。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值