Quartus Prime基本使用方法及仿真遇到的错误

前言

Quartus常用的几种设计方法,电路图、直接使用语言或者两者结合的方法,本文简要介绍三种方法及可能出现的问题以及两种仿真方式。

1. 电路图

这种方式适合门级电路,搭建简易的电路模块。

  1. 首先新建Block Diagram/Schematic File
    在这里插入图片描述在这里插入图片描述2. 打开新创建的.bdf文件。双击空白处课添加所需门单元以及更大的电路单元。
    在这里插入图片描述3. 电路搭建成功后,编译即可。

2.VHDL/Verilog HDL语言

  1. 同上,新建VHDL/Verilog HDL文件
  2. 写相关代码,编译即可

3.自底向上(语言+原理图)

  1. 注意:顶层实体名需要与bdf的命名相同
  2. 用VHDL/Verilog HDL语言编写不同的电路单元,生成符号文件。
  • 27
    点赞
  • 97
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 18
    评论
评论 18
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

技术考古员

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值