组合逻辑电路
一、组合逻辑电路的分析
组合逻辑电路的特征为:
- 输入输出之间没有反馈延迟通路
- 不含记忆单元
- 在任何时刻,电路的输出只取决于同一时刻的输入状态而与电路原本状态无关。
分析组合逻辑电路,判断其实现的逻辑功能,一般步骤如下:
- 由电路图写出各输出端逻辑表达式
- 化简表达式
- 列写真值表
- 根据表达式、真值表,分析确定最终功能
分析两个电路加深概念,如下所示:
二、组合逻辑电路的设计
设计组合逻辑电路,实现实际逻辑功能,一般步骤如下:
- 根据实际逻辑问题,抽象出输入输出变量,并定义逻辑状态的含义
- 根据逻辑描述列写真值表
- 化简求解出逻辑表达式
- 绘制组合逻辑电路
下面举一个例子:
设计组合逻辑电路需要注意的问题
- 进行逻辑表达式化简的原则是降低实际电路成本,例如与非门、或非门所用晶体管更少,那么由它们实现的组合逻辑电路比用与、或门实现的电路更加优秀。
- 当实际逻辑问题有多个输出项时,要考虑共享相同乘积项,减少逻辑门个数。
- 当限定了逻辑门的扇入数时,对逻辑表达式提取公因子,以减少连线。
三、组合逻辑电路中的竞争冒险
产生原因
有时候也会利用这种特征,构成脉冲触发器电路
消除方法
<