EDA-Verilog
文章平均质量分 92
独影阑珊°
这个作者很懒,什么都没留下…
展开
-
基于FPGA的交通灯设计
简易交通灯系统的设计与实现最近期末了,听说很多人都在为数电大作业着急,分享一个自己做的交通灯,详细过程可以私聊我,也可以为你的设计出谋划策。其实课程之所以有这样一个要求,主要是想让大家能学以致用,将之前学到的知识汇总起来,去完成一个‘作品’。一、制作构思一个正常的十字路口需要至少需要两个相互依存的自动灯控开关来协调工作,因为同一方向的灯会保持同样的状态。8个led灯依次为红灯-黄灯-绿灯-行...原创 2019-12-04 23:18:59 · 13571 阅读 · 2 评论 -
74161-可预置任意进制计数器(基于QuartusII实现)
1、 使用74161设计一个可预置的任意进制计数器,使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,记录波形并说明仿真结果,最后在FPGA上进行硬件测试。原理:如图所示。预置数为0000,当计数输出端计数到1010时,置数端有效。在CLK下一个上升沿到来时,输出状态转为预置数状态0000,置数端无效,所以计数器继续正常计数,直至再次计数到1010。如此循环,即可实现从0...原创 2019-12-02 23:10:47 · 40604 阅读 · 6 评论 -
7485设计8位比较器
用两片7485设计一个8位比较器,使用QuartusII完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其功能,记录波形并说明仿真结果。原理图波形图...原创 2019-12-02 23:04:16 · 11501 阅读 · 0 评论 -
74LS138-三人表决电路
数据选择器的应用想了想还是把一些简单的东西写出来,希望对刚入门的初学者有所帮助(1)用3线-8线译码器编译宏模块74LS138设计和实现三人表决电路。用FPGA实现其逻辑功能并测试。使用QuartusII 完成创建工程、编辑电路图、编译,编辑波形文件仿真,测试其功能,记录波形并说明仿真结果。原理图波形图...原创 2019-12-02 23:02:13 · 46701 阅读 · 4 评论 -
检测序列11101000的帧头如何获取(附上源码)
教入门怎么获得你要检测序列的帧头,还是以我的上一篇文章为例。这里直接贴出源码以供大家参考学习。(1) 源码module seq_rd(input clk,input rst_n,input data_in, output [7:0] out_data0, output [7:0] out_data1, output [7:0] out_data2, output [7:0] o...原创 2019-12-01 23:05:55 · 1721 阅读 · 0 评论 -
序列检测器,检测11101000
说明:最近学了用verilog写序列检测器,作为新手,试着写点自己的经验;1、序列检测器设计一个检测序列“11101000”的序列检测器,检测到后输出一个时钟周期的正脉冲;(1) 源码module seq_detect (input clk,input rst_n,input data_in,output wire sout);parameter s0=0,s1=...原创 2019-12-01 22:56:37 · 5463 阅读 · 1 评论