关心迟滞的目的在于可以考察在开关电源上电和下电两种情况下的电平门限值。
任何只给出UVLO和Hysteresis的值,不给测试条件的都是耍流氓。
图1 同相迟滞比较器的电路和传输特性
上图(b)中可以看出,当Ui > UTH,U0 = +Uz;当Ui < UTL,U0 = -Uz。上图的ΔUT(=UTH-UTL)就是Hysteresis。
下面用例子介绍下开关电源中的这两个概念。
图 2 LM27403的输入电压UVLO和Hysteresis的值(来自于LM27403手册)
图 3 VUVLO2和VUVLO1的含义(来自于LM27403手册)
图2中可以看出,在开关电源的上电阶段,UVLO/EN引脚电压上升到VUVLO2后开关电源开始使能输出;在开关电源的下电阶段,UVLO/EN引脚电压下降到VUVLO1后开关电源禁止输出。VUVLO2(Logic high threshold,1.150V)和VUVLO1(Logic low threshold,0.985V)的值不同,有一个差值VUVLO-HYS=165mV,这个值就是UVLO的迟滞Hysteresis。
因此,VUVLO2就是图1中的UTH,VUVLO1就是图1中的UTL,VUVLO-HYS就是图1的ΔUT。
以下是TPS54620的VIN UVLO的迟滞。
图 4 TPS54620 VIN UVLO的迟滞
上图可以看出,在VIN rising的测试条件下,VIN internal UVLO threshold = 4.0V(典型值),因此此值对应图1中的UTH,且UTL = UTH - hysteresis = 4.0V - 0.15V = 3.85V。
若上图的测试条件不是VIN rising,而是VIN falling,则上图的4.0V对应图1中的UTL,且UTH = UTL + hysteresis = 4.0V + 0.15V = 4.15V。
因此重点是要关注测试条件。
下面给出LM83的例子。
图5 LM83的SMBData和SMBCLK VIN的Hysteresis参数
上图没有明确给出测试条件,但是Logical "1"的测试条件是VIN rising,因此VIN(1) = 2.1V对应图1中的UTH,UTL = 2.1V - 0.3V = 1.8V;Logical "0"的测试条件是VIN falling,因此VIN(0) = 0.8V对应图1中的UTL,UTH = 0.8V + 0.3V = 1.1V。