AXI 总线

一、特点:

1. “三高一低”:传输速率高,支持高频率,总线高带宽,低延迟

2. 可以同多种复杂元器件接口匹配

3.分离数据通道和控制通道(控制通道包括地址信号和控制信号)

4.分离读写通道

二、通道

读地址通道(read address channel) AR

读数据通道(read data address channel)R

写地址通道(write address channel )AW

写数据通道(write data channel )W

写响应通道(write response channel )  B       
根据AXI总线连接两端的设备可以将设备分为主设备(master)和从设备(slave)

根据AXI总线内部信号传递的方向可以将设备分为源设备和目标设备

master不一定是源设备,如从设备通过AXI总线向主机请求数据写入。

三、通道的特征

1. AR,AW(AR,AW地址通道包括控制信号在内):都有valid reday信号。要注意的是valid是源设备发出表明AR&AW内部的信号有效,reday是salve发出表明自己已经准备好接受数据或者读取数据

2.五个通道内部都包括控制信号valid和reday,用于实现各个信道内部的握手机制

四、信号接口要求

1.时钟和复位信号:使用全局时钟和低电平有效的复位信号,五个通道的时钟和复位信号都是同一个

2.通道内部握手信号成功以后才可以开始数据传输

四、地址结构 structure

地址通道传递的信息包括地址信息和控制信息,地址结构就是指的这些地址信息和控制信息

transcation:多个burst+通道内部的控制信息=transcation。你可以简单的理解为burst是通道内部传递的数据单元,多个数据单元组成数据包,数据包在传输逇过程中会受到控制信息如valid reday等信息的控制。在这些控制之下可以有序的传输,这样的一个过程称为transcation

burst length:简单理解就是一个数据包内最多可以有多少个数据单元。AXI总线规定一次burst包传输最大不能超过4kB,也就是4*1024B=4*1024*8bit,所以加入总线位宽是32位,也就是32bit,那么burst length最大只能4*1024*8/32. AWLRN, ARLEN分别代表写地址和读地址burst length的长度

burst size:一次burst传输最大可以传输的字节数或者bit数。

burst type:

1.fixed burst:每次都向同一个地址写数据,这个其实就是FIFO的作用,往一个地址的地方重复的写入。

2.增长burst机制:这个方式是每一次传输都在上一次传输地址的基础上增长,地址到底增长多少取决于burst size 。假如总线位宽32位,也就是32bit=4byte。那么根据字节编址每次都会在地址的基础上增加4

3.wrap:待深究


 

 

  • 0
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值