LPDDR4X 电源完整性设计指标

本文详细介绍了LPDDR4X在3733/4266bps速度下的电源完整性设计指标,包括PKG电感要求、VDDQ电压波动限制,以及写操作时钟和数据信号的眼图标准,确保电路性能和稳定性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

LPDDR4X 电源完整性设计指标

根据设计标准,针对每个电源的约束, LPDDR4X 的写操作的指标,按照数据传输速度为 3733/4266bps 的标准

  1. 对 PKG 的要求:
    LPKG_VDDQ<3nH(每一个 I/O 口,例如,如果对于所有 100 个 IO 口
    VDDQ 的 PKG 方块电感是 0.03nH 时,那么对于每一个 IO 口:
    LPKG_VDDQ=0.03nH100=3nH)
    LPKG_VDDPLL<3nH (每个 PLL,例如,如果 4 个 PLL 的总的 PKG
    方 块 电 感 时 0.75nH, 那 么 对 于 每 个 PLL :
    LPKG_VDDPLL=0.75nH
    4=3nH)
  2. 对 VDDQ 的要求:
    VDDQ 的峰峰值差<150mV,保证噪声对电路的影响较小
    对于在时钟频率高频噪声的 VDDQ 的峰峰值差<30mV
  3. 对 LPDDR4X 写操作时钟信号眼图的要求:
    时钟眼睛窗口宽度 TclVW >0.3UI =160.7pS
    时钟眼睛窗口高度 VclVW>145mV
    时钟眼图周期宽度 TclPW>0.6
    UI=321.4pS
    时钟眼图的峰峰值>180mV
  4. 对 LPDDR4X 写操作数据信号眼图的要求:
    数据眼睛窗口宽度 TclVW >0.25UI =66.9pS
    数据眼睛窗口高度 VclVW>120mV
    数据眼图周期宽度 TclPW>0.6
    UI=120.5pS
    数据眼图的峰峰值>170mV
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值