LPDDR4X 电源完整性设计指标
根据设计标准,针对每个电源的约束, LPDDR4X 的写操作的指标,按照数据传输速度为 3733/4266bps 的标准
- 对 PKG 的要求:
LPKG_VDDQ<3nH(每一个 I/O 口,例如,如果对于所有 100 个 IO 口
VDDQ 的 PKG 方块电感是 0.03nH 时,那么对于每一个 IO 口:
LPKG_VDDQ=0.03nH100=3nH)
LPKG_VDDPLL<3nH (每个 PLL,例如,如果 4 个 PLL 的总的 PKG
方 块 电 感 时 0.75nH, 那 么 对 于 每 个 PLL :
LPKG_VDDPLL=0.75nH4=3nH) - 对 VDDQ 的要求:
VDDQ 的峰峰值差<150mV,保证噪声对电路的影响较小
对于在时钟频率高频噪声的 VDDQ 的峰峰值差<30mV - 对 LPDDR4X 写操作时钟信号眼图的要求:
时钟眼睛窗口宽度 TclVW >0.3UI =160.7pS
时钟眼睛窗口高度 VclVW>145mV
时钟眼图周期宽度 TclPW>0.6UI=321.4pS
时钟眼图的峰峰值>180mV - 对 LPDDR4X 写操作数据信号眼图的要求:
数据眼睛窗口宽度 TclVW >0.25UI =66.9pS
数据眼睛窗口高度 VclVW>120mV
数据眼图周期宽度 TclPW>0.6UI=120.5pS
数据眼图的峰峰值>170mV