FPGA之FIFO和RAM模块创建及封装

菜菜昨天在用quatus做FIFO模块和RAM模块时疯狂报错,加上完全不记得自己以前如何写的,问了很多同学才有了一点点印象,最后成功编译,且下载后现象也正确,那我们就赶紧先写下来吧,不然下次又忘了/(ㄒoㄒ)/~~


都是用lpm库来实现的

FIFO模块

先介绍一下FIFO
设计要求:
设计1个同步FIFO,8bits*256words
其最终图为:
在这里插入图片描述

  1. 创建项目(new project)----->命名为fifo_test
  2. 创建模块(选择文件模式)
    在这里插入图片描述
  3. 点击空白两下,出现如下界面,点击红色方框
    在这里插入图片描述
    在这里插入图片描述
  4. 选择模块
    在这里插入图片描述
    首先在左边找到我们的FIFO,并选择(点击即可),再在右边路径中添加我们模块的名称
    注意:不要和我们的工程名称相同
  5. 继续调整我们的模块
    在这里插入图片描述
    我们可以看到左边那个模块已经和我们期望的一致了,但是很多细节我们还是需要考虑一下的,比如右边的8和256代表输入位数及深度,可是我们下载到板子上输入一共只有8位拨码开关,故我们可以调整一下输入输出只有4位,然后256代表可以有256个字,由8位控制,我们也可以调整为一些小的方便控制

直接单击下一步
在这里插入图片描述
可选择勾选该同步清零,再点击下一步即可

在这里插入图片描述
直接下一步
在这里插入图片描述
在这里插入图片描述

勾选vhd文件,这样才会之后拥有,点击finish即可
在这里插入图片描述
在这里插入图片描述
点击OK,将其保存,注意文件名为工程文件名(也可任意),后缀为bdf

  1. 编译之前,先将输入输出调整好
    在这里插入图片描述
    编译没有错误之后将封装模块

  2. File ----> Create/Update ------> Ceate Symbol File for current file
    即可得到bsf文件

若是别的模块需要调用该模块,只需要将该文件夹里的bsf,bdf,vhd全部复制到我们的顶层文件夹即可,这样别的模块在封装的时候,可看到并且直接调用
在这里插入图片描述

FIFO模块的构建就完成啦

RAM模块

RAM模块与FIFO模块构建相似,主要是
在这里插入图片描述
我们要根据要求选择单端口或者其它的
同样也是选择位数和深度,一直next即可,直到finish
在这里插入图片描述
在这里插入图片描述

那我们的笔记就做完啦!

  • 3
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值