选择xc7z020clg400-1芯片
照常建工程
编译
open Implemented Design
I/O port
板子的手册http://www.tul.com.tw/download/TUL_PYNQ%20Schematic_R12.pdf**
**选择引脚 **
**锁定引脚 I/Ostd一般就LVCMOS33 Ctrl+S 命名 **
也可以直接写 就这个格式
点Generate Bitstream 生成比特流文件 并下载
选择xc7z020clg400-1芯片
照常建工程
编译
open Implemented Design
I/O port
板子的手册http://www.tul.com.tw/download/TUL_PYNQ%20Schematic_R12.pdf**
**选择引脚 **
**锁定引脚 I/Ostd一般就LVCMOS33 Ctrl+S 命名 **
也可以直接写 就这个格式
点Generate Bitstream 生成比特流文件 并下载