HNU 电子电路 模型机综合设计

作为电子电路总成绩的重要组成部分之一,一个完整的CPU设计起来难度可以想象,特别是对于第一次接触Verilog的来说。不过好在可以借鉴往届学长学姐们的cpu,再将vhdl转成Verilog。这东西要独立完成还是相当困难的,毕竟可能所有元件都没问题,但组装起来就是会报错,你也不知道错哪。我那个就是自认为感觉没啥问题就一直有错误,询问了胡老师才知道是一个很蠢的问题。不过这cpu难归难,我还是认为越早做完越好,因为根据同一届的经验来看越接近验收的那两天熬夜熬的越猛,恰逢期末复习时间,如果不早点弄好这个CPU的话还是很容易忙的焦头烂额的。另外,学好这东西对于下学期的计算机系统这门课也有些许帮助哦。

完整的设计框架
在这里插入图片描述
总体来说就那么几个元件,要连接顺序都固定了,主要就看你摆放的位置和布局是否美观就行了。在这里我为了追求美观删除了一些东西,但CPU还是能跑的。

最后得的成绩不记得了多少了,好像是95还是多少,我感觉我cpu完成得也没问题,性能也比较好,测试程序也是自己写的,也知道那些100分的咋得的。

CPU的性能主要看这两个方面,理论上数值越小性能越好,最后验收的成绩也会越高
在这里插入图片描述
注意:每年的元件的要求不一定都完全一样,一定别完全地抄,注意甄别
完整工程放在这
在这里插入图片描述

  • 7
    点赞
  • 35
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值