LC并联谐振电路设计

理论知识如下:

1)现设计一个中心频率fo为1000Mhz , 3dB带宽BW=100Mhz  , 使用的电感最低Q_{l} 值为120 ,为了保证选择性,设源阻抗为1k, 负载也为1k  , 根据上述参数设计一个LC并联谐振电路;

Q_{L}=f_{o}/ BW = 1000/100 = 10 ; 

R_{p} = Q_{l} * X_{L} = 120 X_{L} ;

Q_{L} = 10 = \frac{​{}R_{g}//R_{L}//R_{p}}{X_{L}} ;

R_{p} = Q_{l} * X_{L} = 120 X_{L} , 代入 Q_{L} = 10 = \frac{​{}R_{g}//R_{L}//R_{p}}{X_{L}}  后 , 可得一个关于X_{L}的一元二次方程式:

12X_{L}^{2}  -  590 X_{L} = 0 ;  解方程得  X_{L} = X_{C} = [-b \pm \sqrt{b^{2} - 4ac}] / 2a = 49.16 ;

L = \frac{X_{L}}{2\pi*f} = 7.82 nH    ,  C = \frac{1}{2\pi *f*X_{C}} = 3.24 pF   ;

而L电感得内阻r = \frac{X_{L}}{Q_{l}} = 49.16 / 120 = 0.4096 \Omega  ; 

2)  根据设计得值使用ADS仿真如下:

3)但在实际使用中 , 一般信号源和负载都是 50欧姆 , 所以如果要接入特性阻抗为50欧姆得电路时,需要做阻抗变换;

使用SMITH图 , 计算50Ω变换为 1k 阻抗变换的元件为 (35nH, 0.68pF)   和   (37nH, 0.72pF) 

4)基本上保证了LC并联电路的选择性, 但是带宽会变窄 。 带宽变窄的原因,是由于匹配元件的低通及高通特性带来。

 

 

 

 

 

  

 

 

 

  • 3
    点赞
  • 16
    收藏
    觉得还不错? 一键收藏
  • 4
    评论
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值