100条使信号完整性问题最小化的通用设计规则

对于规则不要盲目遵循。
首先要了解该规则的应用对象,然后用数据方法估计在一个具体设计中采用它的收益和代价。

  1. 通常采用所能容许的最长上升沿

单端网信号失真最小化

策略

保持信号在整个路径中感受到的瞬时阻抗不变。

设计规则

  1. 使用可控阻抗走线
  2. 理想情况下,所有的信号应使用低电平平面作为参考平面
  3. 如果使用不同电压平面的作为信号的参考平面,则这些平面之间必须紧耦合的。为此,用最薄的介质材料将不同的电压平面隔开,并使用多个电感量小的去耦电容器。
  4. 使用二维场求解器计算给定特定阻抗的层叠设计规则,其中包括阻焊层和走线厚度的影响。
  5. 在点到点拓扑结构中,无论是单向的还是双向的,都要使用串联端接策略
  6. 在多点总线中要端接总线上的所有节点。
  7. 保持桩线的时延小于最快信号的上升沿的20%
  8. 端接电阻器应尽可能接近封装焊盘
  9. 如果10fF电容的影响不要紧,就不用担心拐角的影响
  10. 每个信号都必须有返回路径,它位于信号路径的下方,其宽度至少是信号线宽的3倍
  11. 即使让信号路径走线绕道前行,也不要跨越返回路径上的突变处。
  12. 避免在信号路径中使用电气性能变化的走线
  13. 保持非均匀区域尽量短。
  14. 在上升沿小于1ns的系统中,不要使用轴向引脚的电阻器,应使用SMT电阻器并使其回路电感最小。
  15. 在上升沿小于150ps时,尽可能减小接SMT电阻器的回路电感,或者采用集成电阻器及嵌入式电阻器
  16. 过孔通常呈容性,减小焊盘直径和增加反焊盘的直径,则可以减小过孔的影响
  17. 可以考虑给低
  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值