CCD驱动之时钟滤波

CCD的正常工作依赖于驱动时钟之间的配合。对于时钟驱动器而言,CCD是容性负载,因此在设计中,很多设计师认为没有必要为CCD的时钟驱动信号设计专门的滤波网络。但是,在有的文献中明确提到了需要针对驱动时钟信号设计专门的滤波网络,以约束驱动时钟的上升下降时间。例如:Roland Reiss等人在其论文“The MUSE Instrument Detector System”中指出“The filter time constants are selected to provide the manufacturer’s recommended clock rise and fall times (Table 1)”,即利用时钟低通滤波网络使驱动时钟的上升时间和下降时间满足CCD器件手册中对驱动时钟的要求。James R. Janesick在“scientific charge-coupled devices”一书中指出如果时钟边沿无限陡,那么CCD将不能工作,处于诸多原因,时钟的上升和下降时间应当越慢越好,例如,如果时钟的下降沿比电荷在相和相之间扩散的快,发生溢出现象,时钟上升沿过快会导致“substrate bounce”,在书中对于三相CCD,时钟滤波网络的时间常数选取为时钟周期的十二分之一。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值