同步FIFO设计:
FIFO(first in first out)可以由其名称理解为先入先出储存器,其设计即为双口RAM,其外部没有读写地址线,写入时按照顺序写入,读取时同样按照顺序将先写入的先读出来,后再将后写入的按顺序读出。
依照以上设计思想,首先需主体寄存器80个,每8个为一组,并行输入一组8个数据。当写入时先写入[7:0]这低位8个寄存器,随后一个时钟周期内移位至高八位内,再在低8位中存入数据。以此可实现循环储存。在代码实现部分使用拼接符 { } 来实现移位。
再读取时,同样先读取最先进入的,所以在设计中加入了一个计数器来计算移位次数,使每次读取时可以从最先开始的数据位输出。在读取和输入都是用状态机来实现。
无论是在读取时还是写入时,每一次数据位的增减都经过判断,输入/输出,移位三步在3个时钟周期内完成,所以数据的保持时间为3倍的系统时间。
module FIFO_ctrl(
clk,
rst_n,
fifo_wr_en,
fifo_rd_en,
fifo_full,
fifo_empty,
fifo_wr_data,
fifo_rd_data,