DSP28335系统时钟
最新推荐文章于 2024-05-19 11:43:03 发布
一、振荡器OSC和锁相环PLL模块锁相环是一种控制晶振使其下你跟对于参考信号保持恒定的电路。主要作用是通过软件实时配置片上外设时钟譬如当30MHz的OSCCLK信号经锁相环倍频后,倍频倍数可通过PLLCR[DIV]设置,可设置为10,经过PLL后的信号变为300MHz,因为28335的时钟频率为150MHz,所以需要将PLLSTS[DIVSEL]设置为2,可得300/2=150MHz时钟信号。二、各种时钟信号1.外设时钟下图是系统控制及外设时钟,CLKIN是经过PLL模块后送往CPU的时钟信号
摘要由CSDN通过智能技术生成